You are on page 1of 10

PRINCIPIOS

ELCTRICOS
APLICACIONES
DIGITALES

Instituto Tecnolgico Superior De San Andrs Tuxtla

FLIP-FLOP

Temich Fermn Carolina


Toto Gmez Gustavo
Diego Polito Gilberto
Temich Ponciano Juan Francisco

Principios Elctricos Y Aplicaciones Digitales


M.C. Mauricio Caixba Snchez

INTRODUCCIN
Todos los circuitos digitales utilizan datos binarios para
funcionar correctamente, los circuitos estn diseados para
contar, sumar, separar, etc. los datos segn nuestras
necesidades, pero por el tipo de funcionamiento de las
compuertas digitales, los datos presentes en las salidas de las
mismas, cambian de acuerdo con sus entradas, y no hay
manera de evitarlo, si las entradas cambian, las salidas lo
harn tambin.

El corazn de una memoria son los FlipFlops, este circuito es una combinacin
de compuertas lgicas.
Los FF pueden tener varias entradas,
dependiendo del tipo de las funciones
internas que realice, y tiene dos salidas
Las salidas de los FF slo pueden tener
dos estados (binario) y siempre tienen
valores contrarios, como podemos ver
en la siguiente tabla:

FLIP-FLOP
Las entradas de un FF obligan a las salidas a conmutar hacia uno u otro
estado o hacer "flip-flop:
El FF tambin es conocido como:

"Registro Bsico" trmino utilizado para la forma ms sencilla de un FF.


"Multivibrador Bi-Estable" trmino pocas veces utilizado para describir
a un FF.

2.3.1 FLIPFLOP CON


COMPUERTAS

FLIP-FLOPS (ELEMENTOS BI-ESTABLES).


Los circuitos secuenciales sincrnicos que usan pulso de reloj
en las entradas de los elementos de memoria se llaman
circuitos secuenciales temporizados. Los elementos de
memoria utilizados en los circuitos secuenciales temporizados
se llaman Flip-Flops.
Todo circuito Flip-Flop tiene 2 salidas (de aqu el nombre de
biestable), una para el valor normal (Q) y otra para el valor
complemento (Q).

FLIP-FLOP SR
Este tipo de Flip-Flop tiene 2 entradas
una S (set) y otra a R (reset) set puesta
1 y reset puesta 0. Este Flip-Flop tiene 2
salidas (Q). Tambin se le conoce FlipFlop set-reset o bloqueador SR (SR
Latch). La salida es el complemento (el
estado lgico opuesto) de la otra salida
Q. Para que un circuito sea capaz de
registrar o recordar uno de 2 estados
posibles. Representacin lgica por
medio de 2 compuertas NAND.

FLIP-FLOP D
Consta de una entrada llamada D (datos), otra de CK (reloj) y dos salidas la Q
y la . Este Flip-Flop recibe su nombre por la habilidad de transmitir datos, es
bsicamente un flip-flop SR con un inversor en la entrada R.
Este tipo de flip-flop se llama a veces bloqueador D con compuertas flipflop de bloqueo. La entrada CK se le da a menudo la designacin variable G
(de gate) para indicar que sta entrada habilita el flip-flop de bloqueo para
hacer posible que los datos entren al mismo.

FLIP-FLOP JK:
Es un refinamiento del SR ya el estado indeterminado del tipo SR se define en
el tipo JK. La notacin JK se usa simplemente para distinguir este tipo de flipflop del tipo SR. Las entradas J y K se comportan como las entradas S y R,
donde la letra J se usa para la entrada de puesta a 1 y la letra K para la entrada
de puesta a 0. Cuando ambas entradas se aplican a J y K simultneamente, el
flip-flop cambia a su estado complemento, esto es si Q=1 cambia a Q=0 y
viceversa. Las entradas J y K son entradas sincronizadas.

FLIP-FLOP T:
Es la versin de una entrada del flip-flop JK. El nombre T se deriva de la
habilidad del flip-flop de variar (toggle) o cambiar de estado.
Independientemente del presente estado del flip-flop, ste asume el estado de
complemento cuando ocurre el pulso de reloj, mientras que la entrada T est
en lgica 1.

You might also like