You are on page 1of 18

5 - Osciladores e Monoestveis

5.1-Timer 555
5.2-Monoestvel
5.3-Astvel
5.4- Osciladores e monoestveis com base em Ampops
5.1 Timer 555
De um modo geral os circuitos integrados temporizadores, admitem dois modos de
funcionamento. No modo monoestvel podem gerar temporizaes, de valor bem definido, com
base num sinal de disparo externo (Trigger) e no modo astvel funcionam como osciladores.
So as ligaes externas e em particular o valor dos componentes (resistncias e condensadores)
que seleccionam o modo de funcionamento bem como o valor das temporizaes geradas.
No caso do temporizador 555 que ir ser tomado como referncia, no modo
monoestvel a temporizao ajustada por meio de uma resistncia e um condensador externos.
No modo astvel os valores da frequncia e duty cycle so ajustveis por um condensador e
duas resistncias externas.
Representa-se na figura seguinte o diagrama funcional do Timer 555.
+
-
V
CC
+
-
R
R
R
Control
Voltage
Threshold
Reset
V
Ref
Trigger
C
C
T
F/F
O.B.
T
2
1
2
1
R
Rd
S Q
Output
Discharge
C
1
, C
2
- comparadores; F/F bscula (Flip-Flop); O.B. amplificador de sada (output
buffer); gama de tenses de alimentao: 5 a 15 Volt
Descrio do funcionamento do circuito
As trs resistncias de valor R, internas ao prprio I.C., permitem com base num divisor
resistivo, criar as tenses de referncia para os dois comparadores (C
1
e C
2
). No caso de no se
aplicar qualquer tenso externa no pino Control Voltage as tenses de referncia dos
comparadores valem:
V
Ref
(C
1
)=2V
CC
/3 e V
Ref
(C
2
)=V
CC
/3, representando V
CC
o valor da tenso de alimentaco.
Nas situaes em que se pretenda controlar externamente as tenses de referncia dos
comparadores, e consequentemente as temporizaes fornecidas pelo Timer, utiliza-se a entrada
Control Voltage. Caso no haja necessidade de controlar externamente as tenses de
referncia dos comparadores o pino Control Voltage deve ser ligado massa atravs de um
condensador (valor aproximado da capacidade=0.01 F).
Sempre que o sinal de disparo (Trigger) inferior tenso de referncia do comparador
C
2
efectuado o SET do Flip-Flop( Q = = = = " " " " 1 0 Q ).
Sempre que o sinal de limiar (Threshold) superior tenso de referncia do
comparador C
1
efectuado o RESET do Flip-Flop( Q = = = = " " " " 0 1 Q ).
A entrada de inicializao (Reset) permite efectuar o RESET directo do Flip-Flop
tendo prioridade relativamentes aos sinais provenientes dos comparadores. A activao da
funo RESET verifica-se sempre que a tenso aplicada inferior a 0.4 Volt. Caso no seja
necessria a utilizao desta funo o pino Reset deve ser ligado tenso de alimentao
(V
CC
).
O transstor T
2
permite desacoplar, em termos de impedncias, o pino de Reset do
Flip-Flop do transstor T
1
.
O bloco O.B. permite obter correntes at 200 mA para qualquer dos nveis lgicos
TTL.
Se for utilizado um condensador entre o pino de descarga (Discharge) e a massa,
quando o Flip-Flop est no estado de RESET o transstor T
1
est saturado e o condensador
fica descarregado. Quando o Flip-Flop passa para o estado SET, o transstor T
1
entra no
estado de corte e o condensador , ligado externamente atravs de uma resistncia (pull-up)
tenso de alimentao, carrega-se. O tempo de carga pode ser controlado aplicando uma tenso
no pino de Reset inferior a 0.4 Volt. A ligao directa entre o colector de T
2
e a base de T
1
tem por objectivo evitar que o tempo de atraso de propagao do Flip-Flop influencie a resposta
dinmica do Timer.
5.2-Monoestvel
O modo monoestvel permite gerar temporizaes, de valor bem definido, com base
num sinal de disparo externo (Trigger). Representa-se na figura seguinte as interligaes a
utilizar para seleccionar este modo de funcionamento no Timer 555.
R
V
I
V
0
Trigger
Reset
Threshold
V
cc Output
R
R
C
C
1
2
'
Discharge
cc
V
R
1
, R
2
- resistncias (ordem de grandeza - k); C - condensador que regula o valor de
temporizao conjuntamente com a resistncia R
Anlise do funcionamento circuito
Na ausncia de sinal de disparo (Trigger) devemos ter:
R
R R
V
V
CC
CC 2
1 2
3 + +
> >
estando o condensador C descarregado (T
1
saturado).
Quando aplicado um impulso de polaridade apropriada no pino de Trigger o
transstor T
1
corta e o condensador C carrega-se atravs da resistncia R at atingir uma tenso
igual a 2V
CC
/3. O valor da temporizao gerada no depende de V
CC
e pode ser obtido a partir
do clculo do tempo de carga do condensador entre as tenses de 0 e 2V
CC
/3 que vale
aproximadamente: T1.1xRC
Convm notar que o valor da temporizao no alterado mesmo que durante esse
intervalo de tempo apaream novos sinais de disparo (assume-se que a amplitude destes sinais
no pino Trigger so sempre inferiores a V
CC
).
5.3-Astvel
O modo astvel permite obter osciladores. Iremos no entanto analisar dois tipos de
interligaes que permitem obter duty cycle diferente e igual a 50%.
.Duty-Cycle diferente de 50%
Representa-se na figura seguinte as interligaes a utilizar para seleccionar este modo de
funcionamento no Timer 555.
V
0
Trigger
Reset
Threshold
V
cc Output
C
R
A
R
B
Discharge
cc
V
Control Voltage
.Anlise do funcionamento circuito
Neste caso o condensador C carrega-se atravs das resistncias R
A
e R
B
at atingir a
tenso de referncia de 2V
CC
/3. Neste instante o transstor T
1
satura e o condensador
descarrega-se, atravs de R
B
, desde aquele valor de tenso at atingir a tenso de V
CC
/3 sendo
este processo de carga-descarga repetitivo. Designando por T
1
e T
2
os tempos de carga e
descarga, respectivamente, tem-se:
( ) T R R C
T R C
A B
B
1
2
0 7
0 7
+

.
.
O valor do perodo de oscilao, T, dado por:
( ) T T T R R C
A B
+ +
1 2
0 7 2 .
O valor do duty-cycle sempre diferente de 50% uma vez que se tem sempre T
1
superior a T
2
.
Duty Cycle
T
T T
T
T
= =
+ +
= =
2
1 2
2
(ciclo de trabalho)
.Duty-Cycle igual a 50%
A montagem vai diferir da anterior pelo facto de se colocar um dodo em paralelo com a
resistncia R
B
. Neste caso o condensador C carrega-se atravs das resistncias R
A
at atingir a
tenso de referncia de 2V
CC
/3. Neste instante o transstor T
1
satura e o condensador
descarrega-se, atravs de R
B
, desde aquele valor de tenso at atingir a tenso de V
CC
/3 sendo
este processo de carga-descarga repetitivo. Designando por T
1
e T
2
os tempos de carga e
descarga, respectivamente, tem-se:
T R C
T R C
A
B
1
2
0 7
0 7
= =
= =
.
.
O valor do periodo de oscilao, T, dado por:
( ) T T T R R C
A B
+ +
1 2
0 7 .
O valor do duty-cycle, D, dado por: D
R
R R
B
A B
= =
+ +
No caso de se ter R
A
=R
B
obtem-se um duty-cycle de 50% (onda quadrada).
5.4-Osciladores e monoestveis com base em Ampops
Oscilador de onda quadrada
O circuito representado na figura seguinte permite obter, com base na realimentao
positiva e na carga e descarga do condensador, um sinal peridico com duty-cycle de 50%.
+
-
+Vcc
-Vcc
R
C
V
0
R
R
F
1
2
V
C
Os valores das tenses de comparao V
UT
e V
LT
, existentes na entrada no inversora
do AMPOP, para cada um dos estados de saturao, so dados por:
V
R
R R
V
V
R
R R
V
UT Sat
LT Sat
= =
+ +
= =
+ +
+ +

2
1 2
2
1 2
Quando a sada do AMPOP se encontra saturada positivamente o condensador carrega-
se de V
LT
a V
UT
. No instante em que a tenso atinge este valor o estado de saturao muda e o
condensador descarrega-se de V
UT
a V
LT
.
V
Sat+
V
Sat-
V
UT
V
LT
V
0
t
V
C
T
0
Os valores do tempo de carga (T
1
), do tempo de descarga (T
2
), do perodo (T) e da
frequncia de oscilao (F) so dados por:
T T R C
R
R R
T T T R C
R C
F
F
F
1 2
2
1 2
1 2
1
1
2
1
1
1
2
1
1

+

F
H
G
I
K
J

+
+
+

F
H
G
I
K
J

+

F
H
G
I
K
J
ln
ln
ln


F =
1
T
Nota: assume-se que se tem V
Sat+
=-V
Sat-
Monoestvel
O circuito representado na figura seguinte funciona como monoestvel uma vez que na
ausncia de sinal de disparo (Trigger) o dodo D
1
est ON e o condensador est
descarregado. Nesta situao temos:
V V
R
R R
V
Sat Sat 0
2
1 2
= = = =
+ +
+ + + +
V
+
+
-
+Vcc
-Vcc
R
C
V
0
R
R
F
1
2
V
C
V
I
D
D
R
C
1
2
i
i
t
-E
IP
D2 - impede que o valor da temporizao seja afectado
pelos "flancos" ascendentes do sinal de entrada.
Ao chegar um impulso de disparo de polaridade apropriada, o AMPOP satura
negativamente, o dodo D
1
fica OFF, e o condensador descarrega-se at atingir o valor:
V
+
= =
+ +

R
R R
V
Sat
2
1 2
O valor desta temporizao () dado por:

_
,


R C
V V
V
R
R R
V
F
Sat DON
Sat Sat
ln
2
1 2
. O valor
V
DON
representa a tenso aos terminais do dodo no estado de conduo (0.2 V - germnio; 0.6
V - silcio).
t
V
I
0
-E
IP
t
V
0
0
V
Sat-
V
Sat+

Em termos de dimensionamento do diferenciador de entrada usual fazer-se:
R C R C
i i F

1
10
. Um novo disparo s conduz ao valor de temporizao correcto se o
condensador tiver tempo para se carregar de V
LT
a V
DON
. Para reduzir o tempo mnimo entre
disparos sucessivos pode ser utilizada a montagem a seguir representada.
+
-
+Vcc
-Vcc
C
V
0
R
R
R
F
1
2
V
C
V
I
D
R
C
D
1
2
i
i
t
-E
IP
R
D
D
D
Neste caso a utilizao da resistncia R
D
em srie com o dodo D
D
permite reduzir o
tempo de recuperao de T
RF
para T
RD
(ver diagrama temporal da figura seguinte), sem alterar
o valor da temporizao () que depende apenas dos valores de R
F
e C.
Valores tpicos do tempo de recuperao (T
R
):
- apenas com R
F
T
R

- com R
D
=0.1xR
F
T
R
/10
t
V
I
0
-E
IP
t
V
0
0
V
Sat-
V
Sat+

V
C
T
RD
T
RF
T
RF
- tempo de recuperao utilizando apenas R
F
T
RD
- tempo de recuperao utilizando R
F
e R
D
Osciladores de onda triangular
Se no circuito do oscilador de onda quadrada substituirmos a resistncia que se encontra
ligada ao condensador por uma fonte de corrente a tenso ao terminais do condensador passa a
ter uma evoluo linear, ou seja:
i I c
dv
dt
t v t
I
C
t t
C
C
C o o
= = = = = = + + v
C
( ) ( ) ( )
Se considerarmos que a carga inicial e o instante inicial so nulos teremos graficamente a
seguinte recta de carga do condensador:
t
V
C
m=I/C
m - declive da recta
t
o
Em termos de implementao a fonte de corrente pode ser obtida com um FET
interligado do seguinte modo:
R
F
D
G
S
I
D
I
D
-R
F
V =
GS
Desde que V
DS
seja suficiente para colocar o FET na zona de saturao, o valor da
corrente I
D
determinado pelo valor da resistncia R
F
.
Exemplo: FET 2N4221 V
DS
>3 V
R I
R I
F
F
= = = = = =
= = = = = =
0 3 2
5 0 3
I mA
k I mA
D
D

.
.
.Anlise do circuito
Quando AMPOP, do circuito a seguir representado, se encontra saturado positivamente,
os dodos D
1
e D
2
ficam no estado ON e o condensador carrega-se linearmente de V
LT
a
V
UT
, sendo:
V
R
R R
V V
R
R R
V
LT Sat UT Sat
= =
+ +
= =
+ +
+ +
1
1 2
1
1 2

+
-
C
V
0
R
R
1
2
V
C
F
R
D
G
S
D
2
D
1
D
3
D
4
Quando o condensador atinge a tenso V
UT
, o AMPOP satura negativamente e o
condensador descarrega-se linearmente de V
UT
a V
LT
, iniciando de seguida novo ciclo.
A frequncia de oscilao obtida dada por:
F
I
CV
H
= =
2
F - frequncia (Hz)
C - capacidade (F)
V
H
- largura de histerese (V) V
H
= V
UT
-V
LT
Como no processo de descarga do condensador utilizamos uma fonte de corrente de
igual amplitude mas sentido inverso, obtemos um oscilador de onda triangular.
Em termos grficos tem-se o seguinte diagrama temporal para a tenso aos terminais do
condensador:
t
V
C
0
T
V
UT
V
LT
Oscilador em dente de serra
Este tipo de oscilador basicamente um oscilador triangular modificado de modo a que o
tempo de carga e descarga do condensador sejam ajustveis. A configurao da fonte de
corrente que colocada na malha de retroaco a seguinte:
R
P
D
G
S
R
D
G
S
D
D
F
F
P
N
N
N
P
Designando por T
P
e T
N
os tempos de carga e descarga do condensador,
respectivamente, teremos o seguinte andamento para a tenso aos terminais do condensador:
t
V
C
0
T
P
T
N
V
UT
V
LT
Os potencimetros R
P
e R
N
permitem ajustar os tempos T
P
e T
N
, respectivamente.
Designando por I
P
e I
N
as correntes associadas aos FETs (F
P
e F
N
), respectivamente, so
vlidas as seguintes relaes:
T
CV
I
T
CV
I
T T T
P
H
P
N
H
N
P N
= = = = = = + + , onde V
H
representa a largura de histerese
Geradores de onda triangular com base em integradores
O circuito que serve de base a este tipo de osciladores encontra-se representado na
figura seguinte:
+
-
+Vcc
-Vcc
R
L
V
L
R
I
+
-
+Vcc
-Vcc
C
+
-
R
nR
Gerador de Rampa Comparador
V
1
V
2
1
2
1
2
- el ement o de circuito com 2
terminais (dipolo)
.Anlise do funcionamento do circuito
1
2
1 2
curto-circuito
A)
A frequncia obtida dada por:
F
n
R C
I
= =
4
sendo V
V
n
V
V
n
V V
n
LT
Sat
UT
Sat Sat Sat
= = = = = =

+ + + +
V
H
t
V
1
0 T
V
Sat+
V
LT
V
UT
V
Sat-
V
2
1
2
1 2
B)
Neste caso temos um oscilador triangular com tenso unipolar positiva, sendo:
F
n
R C
I
= =
2
e V
V
n
UT
Sat
= =
0 6 .
(0.6 - tenso aos terminais do dodo no estado de
conduo).
1
2
1 2
C)
Neste caso temos um oscilador triangular com tenso unipolar negativa, sendo:
F
n
R C
I
= =
2
e V
V
n
UT
Sat
= =
+ + 0 6 .
(0.6 - tenso aos terminais do dodo no estado de
conduo).
Oscilador em dente de serra com base em integradores
Representa-se na figura seguinte um oscilador de dente de serra que tem por base um
integrador e um comparador de tenso.
+
-
+Vcc
-Vcc
R
V
I
R
I
C
+
-
+Vcc
-Vcc
V
1
V
2
V
Ref
T
D
R
B
Se a tenso V
1
inferior tenso de referncia do comparador, o AMPOP satura
negativamente, o dodo D est OFF e o transstor T est na zona de corte. Durante esta fase a
tenso de entrada integrada, pelo que se tem: V V
t
R C
I
I
1
= = .
Quando a teno V
1
atinge o valor da tenso de referncia do comparador (V
ref
), o
AMPOP satura positivamente, o dodo D entra em conduo e o transstor T entra na zona de
saturao, descarregando o condensador.
Desprezando o tempo de descarga face ao tempo de carga do condensador a
frequncia de oscilao dada por: F
R C
V
V
I
I
f
= =
1
Re
.
Uma vez que a frequncia de oscilao (F) funo da tenso de entrada (V
I
) o circuito
pode ser utilizado como conversor tenso-frequncia.
Nota: o dodo D protege o transstor, uma vez que impede que a tenso de saturao negativa
do AMPOP seja aplicada directamente na sua base.
Oscilador de onda sinusoidal
Um dos osciladores mais vulgarmente utilizados para gerar sinais sinusoidais o oscilador
em Ponte de Wien. A frequncia de oscilao dada por: F
RC
= =
1
2
e o seu circuito encontra-
se representado na figura seguinte:
+
-
C
V
0
R'
R
1
V
+
R
2
R
D
Z
R C
.Anlise do circuito
Assumindo que o AMPOP ideal e que os dodos esto OFF, tem-se:
V S
R R
R
V S
V S
R
SC
R
SC
R
SC
V S
V S
R R
R
R
SC
R
SC
R
SC
V S
V S
R R
R
R
SC
R
SC
R
SC
S R
o
o
( ) ( )
( )
/ /
/ /
( )
( )
/ /
/ /
( )
( )
/ /
/ /
'
'
'
+
+

_
,

_
,

_
,
+ +
+
+

_
,

_
,

_
,
+ +
+
+

_
,

_
,

_
,
+ +

1
]
1
1
1
1
+
+
1
1
1 1
1
1
1 1
1 1
1
1 1
2
1
0
2
1
0
0
2
1
2 2 2
2
1
3 1 0
1 3
C SRC A
fazendo S
R R
R
+ +
+
+

( )
'
= j G = e F =
1
2 RC

Nota: os dodos funcionam como limitadores de ganho impedindo a saturao do AMPOP e


garantem que no arranque se tem um ganho (G) superior a 3.

You might also like