You are on page 1of 20

21/10/2018 Parcial Final - Escenario 8: TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Parcial Final - Escenario 8

Fecha límite 22 de oct en 23:59 Puntos 100 Preguntas 20


Disponible 19 de oct en 0:00-22 de oct en 23:59 4 días Tiempo límite 90 minutos

Historial de intentos

Intento Tiempo Puntaje


ÚLTIMO Intento 1 79 minutos 50 de 100

 Las respuestas correctas estarán disponibles del 22 de oct en 0:00 al 23 de oct en 23:55.

Calificación para esta evaluación: 50 de 100


Presentado 21 de oct en 20:22
Este intento tuvo una duración de 79 minutos.

Incorrecto Pregunta 1 0 / 5 ptos.

Los circuitos selectores (multiplexores) permiten escoger una de sus


entradas y mostrarla en sus salidas, mientras que los circuitos
distribuidores (demultriplexores) hacen la tarea opuesta, distribuyendo
sus entradas a una de varias salidas. Usted encuentra un circuito
integrado, y en el datasheet puede ver que el elemento tiene ocho (8)
entradas de datos, cuatro (4) salidas de datos y una (1) entrada de
selección de un bit. Se podría decir que este circuito:

Puede usarse como un demultiplexor, utilizando la entrada de 4 bits y su


salida de 8 bits.

Es un multiplexor con 8 entradas de un bit, el selector permite seleccionar


una de las 4 salidas para mostrar el dato de entrada.

https://poli.instructure.com/courses/6518/quizzes/26597 1/20
21/10/2018 Parcial Final - Escenario 8: TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Es un multiplexor con 2 entradas de 4 bits, el selector permite escoger


cuál de las dos entradas se muestra en los 4 bits de salida

Es un decodificador de 8 a 4 líneas, cuya entrada de selección permite


escoger el tipo de decodificación a usar.

Incorrecto Pregunta 2 0 / 5 ptos.

Las máquinas de estados finitos pueden ser utilizadas para controlar


diferentes actuadores, dadas unas señales de control y unos estados
internos del sistema. A usted le piden que analice un circuito digital, y lo
único que le entregan es el siguiente diagrama de estados (Figura 17.
Diagrama de estados. Fuente: Elaboración propia.):

Para usted, la aplicación del diagrama puede ser:

Un sistema intermitente, entre 0 y 1. Dadas dos señales externas, el


sistema se mantiene en 0 o cambia a 1.

Una máquina de Mealy, cuyos estados internos son de dos bits y las
transiciones de un bit.

https://poli.instructure.com/courses/6518/quizzes/26597 2/20
21/10/2018 Parcial Final - Escenario 8: TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Un sistema de conteo entre los números 0 y 3 en binario. Este sistema


requiere una señal externa para realizar conteo bidireccional.

Un sistema de iluminación con dos bombillos. El sistema permite encender


de manera secuencial una o dos luces, o apagarlas completamente

Pregunta 3 5 / 5 ptos.

Las máquinas de estado se pueden representar mediante sus diagramas


de estado, o mediante las tablas de transiciones correspondientes. Dado
la siguiente máquina de Moore: Se podría decir que una de las siguientes
filas NO corresponde con el diagrama:

https://poli.instructure.com/courses/6518/quizzes/26597 3/20
21/10/2018 Parcial Final - Escenario 8: TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Incorrecto Pregunta 4 0 / 5 ptos.

Existen diferentes tipos de Latches y Flip-Flops: S-R y D son algunos de


ellos. La diferencia en su funcionamiento radica en el tipo de señal de

https://poli.instructure.com/courses/6518/quizzes/26597 4/20
21/10/2018 Parcial Final - Escenario 8: TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

control utilizada para el cambio de estado, así como en la diferencia que


las señales de entrada pueden generar en esas transiciones. Dados los
siguientes diagramas:

Es posible afirmar que se trata de:

Pregunta 5 5 / 5 ptos.

Junto con los contadores, los registros de desplazamiento son otra de las
aplicaciones más usuales para los circuitos secuenciales. En estos, una
señal se desplaza por el circuito, según su construcción. A un registro de
desplazamiento con entrada en serie y salida en paralelo de 4 bits se le
aplica una señal en su entrada:

https://poli.instructure.com/courses/6518/quizzes/26597 5/20
21/10/2018 Parcial Final - Escenario 8: TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

¿Cuál es la gráfica en la salida?

Incorrecto Pregunta 6 0 / 5 ptos.

https://poli.instructure.com/courses/6518/quizzes/26597 6/20
21/10/2018 Parcial Final - Escenario 8: TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Los flip-flops son circuitos multivibradores, que oscilan entre dos estados.
El cambio de estado depende tanto de las entradas de datos, como de
los cambios en los pulsos de la entrada de control (CLK). El control
puede darse por pulsos positivos o negativos, según la construcción
interna del flip-flop. Para el siguiente flip-flop, dadas las señales en las
entradas J, K y CLK.

Es posible afirmar que la salida tomará la forma:

Pregunta 7 5 / 5 ptos.

Un programa de computador hace uso de apuntadores para almacenar


las direcciones en memoria de variables, estructura, funciones, entre
otros. Dichas direcciones son mostradas normalmente en formato
hexadecimal.

https://poli.instructure.com/courses/6518/quizzes/26597 7/20
21/10/2018 Parcial Final - Escenario 8: TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

0x 0 0 1 0 A A F 7

Al leer dos direcciones en memoria, el computador le entrega la siguiente


información AA2C02FF y AA2C0300. Se puede decir que las dos
direcciones:

Lejanas, puesto que los números menos significativos 02FF y 0300


muestran que hay muchas posiciones de separación entre los datos. Su
longitud es de 64 bits.

Son contiguas y tienen una extensión de 4 bits.

Se pueden representar en binario como: 101101 010110 000010 111111 y


101101 010110 000011 000000.

Contiguas, con una extensión de 32 bits

Incorrecto Pregunta 8 0 / 5 ptos.

Las máquinas de estado se pueden representar mediante sus diagramas


de estado, o mediante las tablas de transiciones correspondientes. Dado
la siguiente máquina de Mealy: Se podría decir que una de las siguientes
filas NO corresponde con el diagrama:

https://poli.instructure.com/courses/6518/quizzes/26597 8/20
21/10/2018 Parcial Final - Escenario 8: TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Incorrecto Pregunta 9 0 / 5 ptos.

https://poli.instructure.com/courses/6518/quizzes/26597 9/20
21/10/2018 Parcial Final - Escenario 8: TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Las compuertas NAND y NOR tienen la particularidad que pueden ser


usadas como compuertas universales. Esto quiere decir que, usando un
solo tipo de compuerta, es posible generar las funciones básicas AND,
NOT y OR. A partir de estas compuertas básicas es posible construir
circuitos más complejos. El siguiente esquema se ha desarrollado usando
únicamente compuertas NOR: ¿Cuál es la funcionalidad de este circuito?
Figura 6. Compuertas universales. Fuente: Elaboración propia.

Es un circuito comparador

Es un circuito multiplexor con una línea de datos y una de selección.

Es un circuito semi-sumador con acarreo.

Es un circuito decodificador de binario a decimal.

Incorrecto Pregunta 10 0 / 5 ptos.

Los multiplexores, además de ser usados para la selección de datos,


pueden funcionar como generadores de funciones lógicas. Partiendo de
una tabla de verdad, se seleccionan los mintérminos y se ponen a un
nivel de voltaje ALTO. Las demás entradas se ponen en bajo. De esta
manera, al poner en las entradas de selección la combinación adecuada,

https://poli.instructure.com/courses/6518/quizzes/26597 10/20
21/10/2018 Parcial Final - Escenario 8: TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

se puede ver el resultado en la salida. Para el siguiente circuito


(asumiendo que las entradas y salidas están numeradas de arriba abajo):

¿Qué valor hay en las salidas?

Y0 está en 0 y Y1 está en 1

Y0 está en 1 y Y1 está en 1.

Y0 está en 1 y Y1 está en 0.

Y0 está en 0 y Y1 está en 0.

Pregunta 11 5 / 5 ptos.

Los latch pueden, o no, tener entrada de habilitación. Además, según


como sean sus entradas (negadas o no) su funcionamiento puede variar.
Con respecto al enunciado responda : Se puede afirmar que la señal en
la salida corresponde con la forma de onda:

https://poli.instructure.com/courses/6518/quizzes/26597 11/20
21/10/2018 Parcial Final - Escenario 8: TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Pregunta 12 5 / 5 ptos.

Una de las aplicaciones en las que más se utilizan los flip-flops es en el


diseño de contadores, bien sea de tipo síncrono o asíncronos. Dado el
siguiente circuito(Figura 14. Circuito contador. Fuente: Elaboración
propia.):

https://poli.instructure.com/courses/6518/quizzes/26597 12/20
21/10/2018 Parcial Final - Escenario 8: TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Es posible afirmar que se trata de un:

Contador síncrono de 4 bits.

Contador asíncrono con módulo 7.

Contador asíncrono con módulo 10

Contador asíncrono de 4 bits (módulo 16).

Pregunta 13 5 / 5 ptos.

Los circuitos combinacionales ven sus salidas afectadas directamente por


los valores en las entradas. La relación entre las entradas y las salidas de
un circuito combinacional se pueden analizar mediante sus tablas de
verdad. Dado el siguiente circuito combinacional(Figura 7. Circuito
combinacional Fuente: Elaboración propia.):

Es posible afirmar que su funcionamiento es equivalente al de:

Una compuerta OR

Una compuerta Negativa-OR.

Una compuerta XNOR.

Una compuerta XOR

https://poli.instructure.com/courses/6518/quizzes/26597 13/20
21/10/2018 Parcial Final - Escenario 8: TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Pregunta 14 5 / 5 ptos.

Una expresión Suma de Productos –SOP-, (sum of products) está


conformada por varios términos productos (multiplicación booleana) de
literales (variable afirmada o negada) que se agrupan en una suma
booleana.

Dada la siguiente tabla de verdad: Es posible afirmar que la Suma de


Productos asociada es:

Pregunta 15 5 / 5 ptos.

https://poli.instructure.com/courses/6518/quizzes/26597 14/20
21/10/2018 Parcial Final - Escenario 8: TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Un sumador completo es un tipo de circuito combinacional, que recibe,


además de los operandos de entrada, un bit de acarreo de entrada (Cin),
proveniente de otra suma previa. El siguiente circuito sumador (Figura 9.
Sumador completo Fuente: Elaboración propia.)se utiliza en un sumador
de 8 bits. En su operación, el sumador recibe los siguientes datos: A=1,
B=0 y Cin=1, el resultado en la salida debería ser:

Y=1 y Cout= 0

Y=1 y Cout= 1

Y=0 y Cout= 0

Y=0 y Cout= 1

Pregunta 16 5 / 5 ptos.

La agrupación de datos en un mapa de Karnaugh se debe hacer siempre


en potencias de 2, desde 1 hasta 2n, siendo n el número de variables.
Cuando se tiene un mapa de Karnaugh de 4 variables, es posible
entonces agrupar de a 1, 2, 4, 8 y 16 datos.

https://poli.instructure.com/courses/6518/quizzes/26597 15/20
21/10/2018 Parcial Final - Escenario 8: TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Dados los siguientes mapas de Karnaugh:

Incorrecto Pregunta 17 0 / 5 ptos.

Los multiplexores, además de ser usados para la selección de datos,


pueden funcionar como generadores de funciones lógicas. Partiendo de
una tabla de verdad, se seleccionan los mintérminos y se ponen a un
nivel de voltaje ALTO (Conectados a VCC) Las demás entradas se ponen
en BAJO (Conectados a tierra). De esta manera, al poner en las entradas
de selección la combinación adecuada, se puede ver el resultado en la
salida. En el siguiente diagrama(Figura 8. Esquema con multiplexores y
demultiplexores. Fuente: Elaboración propia.), se muestra un generador
de funciones lógicas, con la entrada de selección en 000: ¿Qué valor
habrá en las salidas, si la entrada de selección en el multiplexor se pone
en 011?

https://poli.instructure.com/courses/6518/quizzes/26597 16/20
21/10/2018 Parcial Final - Escenario 8: TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Y0 está en 1 y Y1 está en 0

Y0 está en 1 y Y1 está en 1.

Y0 está en 0 y Y1 está en 0.

Y0 está en 0 y Y1 está en 1.

Incorrecto Pregunta 18 0 / 5 ptos.

Todos los circuitos combinacionales vistos hasta ahora pueden ser


representados mediante sus tablas de verdad. De acuerdo con la
siguiente tabla de verdad (A y B son entradas, Y1-Y3 salidas):

https://poli.instructure.com/courses/6518/quizzes/26597 17/20
21/10/2018 Parcial Final - Escenario 8: TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Es posible afirmar que:

La salida Y2 se puede implementar con una XOR

El circuito funciona como un comparador, con sus tres salidas


características

El circuito es un sumador con acarreo

El circuito es un conversor de código, de binario a BCD

Pregunta 19 5 / 5 ptos.

Los contadores hacen uso de la división de frecuencia, para realizar las


cuentas de forma binaria. Según sea el uso de las entradas asíncronas,
es posible dividir en dos clases los tipos de contadores: síncronos o
asíncronos. Si se quisiera realizar una cuenta entre 0 y 7 en binario,
utilizando un contador tipo síncrono, el circuito adecuado sería:

https://poli.instructure.com/courses/6518/quizzes/26597 18/20
21/10/2018 Parcial Final - Escenario 8: TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Incorrecto Pregunta 20 0 / 5 ptos.

Los circuitos lógicos pueden dividirse en dos categorías principales,


según diferentes aspectos, como la interacción que las salidas tengan
con sus entradas, de memoria entre otros. Según lo anterior, existen
circuitos combinacionales y circuitos secuenciales. Para el siguiente
circuito (Figura 10. Circuito lógico Fuente: Elaboración propia.),

Usted podría decir que se trata de un:

Circuito combinacional, pues está formado por la combinación de


compuertas básicas tipo NOT y NAND.

Circuito secuencial, dado que las salidas Y0 y Y1 están retroalimentadas

https://poli.instructure.com/courses/6518/quizzes/26597 19/20
21/10/2018 Parcial Final - Escenario 8: TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]

Circuito secuencial, dado que todos los elementos están conectados en


secuencia, desde la entrada hasta la salida.

Circuito combinacional, pues evidentemente se trata de una compuerta


XNOR en la salida Y0 y de una compuerta XOR en la salida Y1.

Calificación de la evaluación: 50 de 100

https://poli.instructure.com/courses/6518/quizzes/26597 20/20

You might also like