You are on page 1of 8

TEMA GENERAL DE LA PRÁCTICA 1:

DISPOSITIVOS TIRISTORES DE DISPARO

CONTENIDO DE LA PRÁCTICA:
TRANSISTOR MONOUNIÓN PROGRAMABLE (PUT)

El Transistor Monounión Programable ó PUT (por las siglas en inglés de:


Programmable Unijuntion Transistor) es un dispositivo semiconductor del tipo de
ruptura, debido a su modo de operación o comportamiento en circuito.

Fig –1: PUT: formato físico, símbolo eléctrico y


distribución de terminales

En él ocurre un cambio brusco del estado


de bloqueo (ó apagado) al estado de conducción
(ó encendido), cuando el nivel de tensión entre
los Terminales ánodo-cártodo (VAK) se hace
ligeramente mayor que el nivel de tensión entre
los Terminales compuerta-cátodo (VGK). Mientras que la transición de conducción a
bloqueo se produce cuando el nivel de corriente que fluye a través de ánodo-cátodo (IA),
se reduce hasta un valor ligeramente inferir al nivel de corriente que fluye a través de
compuerta-cátodo (IG).
Debido a que tanto el nivel de tensión de compuerta como el nivel de corriente
de compuerta dependen de un circuito externo, estos parámetros se pueden modificar
con facilidad y, de esta forma, modificar la respuesta obtenida con el PUT. Es decir, la
forma de respuesta del PUT se puede modificar o programar desde un circuito simple
externo, generalmente constituido por un divisor de tensión.

Fig-2: Circuito externo que permite programar las características del PUT.
Fig-3: Símbolo eléctrico, estructura de capas semiconductoras
y equivalencia con un UJT.

Este dispositivo constituye el elemento base para la construcción de circuitos


osciladores de relajamiento, con pocos elementos adicionales y con posibilidad para
modificar los parámetros que definen las características de la forma de onda de la
tensión generada.
Un circuito oscilador de relajamiento produce un impulso de tensión de
relativamente elevada amplitud y muy corta duración. Una tensión con esta forma reúne
las características idóneas para ser empleada como señal de control para el
accionamiento de elementos tiristores de control de potencia: SCR y TRIACS.

FIG-4: Accionamiento de un SCR, desde un oscilador con PUT.

Un circuito oscilador de relajamiento, con PUT, permite disponer de tres formas


de ondas de tensión, diferentes, tomadas desde distintos puntos del circuito: Una tensión
en forma de impulso, otra tensión con forma de rampa ascendente y otra tensión con
forma de impulso descendente.

La onda de tensión con forma de impulso ascendente, desde cero voltios hasta
un nivel predefinido, se produce en la resistencia de carga (RL), conectada entre el
terminal de cátodo (K) y tierra (GND). En la figura precedente esta resistencia está
representada por la resistencia existente entre los terminales compuerta y cátodo del
dispositivo tiristor de potencia.

Cuando se diseña un oscilador de relajación con PUT, se busca: determinar los


valores de las resistencias para la red de polarización de puerta (R1 y R2), los valores de
resistencia y capacidad para la red de control de tiempo (RT y CC) y el nivel de tensión
de alimentación (VBB), que permitan obtener la amplitud, duración y Frecuencia
deseada en la onda de voltaje que se va a utilizar (VA, VG ó VK).
FASES DE DISEÑO DE UN OSCILADOR DE RELAJACIÓN CON PUT

A continuación se propone el diseño de un oscilador de relajación con PUT, para


obtener una señal en forma de impulsos (Vo = Vk), que serán aplicados a los terminales
de mando de un elemento de control de potencia (tiristor de control).
Los impulsos de disparo deberán tener una amplitud máxima de seis voltios (Vo
max = 6 V0lts) y una frecuencia de 60 Hz. La resistencia de carga (RL) representa el
valor de resistencia equivalente entre los terminales de mando del elemento de control,
la cual tiene un valor típico de, aproximadamente, 100Ω. Se dispone de una fuente de
alimentación de12 Volts (VBB = 12 Volts) y un PUT tipo: 2N 6028. Se recomienda que
el apagado del PUT ocurra para un nivel de voltaje de salida de 0,5 Volts (Vo min on =
0,5 V0lts).

En la figura- se ilustra la representación gráfica de la forma de onda de tensión


que deberá haber a la salida del circuito, así como los datos y condiciones más
relevantes para el diseño:

La siguienete tabla (tab-1) muestra los datos y especificaciones técnicas


suministradas, por el fabricante, para el PUT del tipo 2N6028.

1.- CONSIDERACIONES Y CÁLCULOS PARA DEFINIR EL


NIVEL DE VOLTAJE, PARA LA POLARIZACIÓN DEL TERMINAL DE
PUERTA (VS).

En la fig-1.b se observa el circuito equivalente de la red de polarización de


puerta, con el PUT en condición de bloqueo. Vs es el valor de voltaje de polarización de
puerta, cuando el PUT permanece en condición de bloqueo (Vs = VGoff). En esta
condición el valor de Vs está determinado por el divisor de tensión formado las
resistencias RG1 – RG2.
En el instante inicial de conmutación al estado de conducción, el voltaje de
salida alcanza su máximo valor (VOmax) y la corriente de puerta hacia el cátodo (IGon)
está en su valor mínimo, debido a la oposición que sobre ella ejerce la tensión de salida
(VO). Por tanto, en ese instante:
VGon = Vs – IGon x RGeq ≈ Vs y,
VOmax = VGon – VGKon ≈ Vs – VGKon
Donde: VGKon ≈ 0,5 Volts.
Por tanto, puede determinarse el valor de Vs en función de VOmax (valor pico
del impulso que se desea generar), mediante la siguiente expresión:
Vs = VOmax + VGKon Ec - 01

Para el diseño planteado:


Vs = 6volts + 0,5Volts = 6,5V0lts

2,- CONSIDERACIONES Y CÁLCULO PARA DETERMINAR


LOS VALORES DE RESISTENCIAS DEL CIRCUITO DE POLARIZACIÓN DE
COMPUERTA (RG1-RG2).

Las resistencias RG1 Y RG2, constituyen un divisor de tensión que determinan el


valor de Vs; pero además determinan el valor de RGeq, quien influye directamente en el
valor de la corriente de ánodo para el cual se produce la conmutación a bloqueo ó
apagado del PUT. (ver fig-1.a y 1.b). Para determinar los valores de RG1 y RG2 es
necesario considerar tanto el valor requerido para Vs, como el valor permitido de IG
para el momento de apagado del PUT, ya que esto último determina el nivel mínimo de
VO, para el momento justo antes del apagado.

2.1.- Consideraciones y Cálculos para determinar el valor de RGeq:

La conmutación del PUT al estado de apagado se produce cuando la corriente de


ánodo (IA) se hace ligeramente inferior al valor de la corriente de puerta (IG). El valor
de la corriente de ánodo para esta condición se conoce como corriente de valle (IV).
Esta condición se presenta al final del impulso cuando la corriente de ánodo (IA)
se aproxima a cero, la tensión de salida (VO=VRL) se aproxima a cero y la corriente de
puerta (IG) aumenta de valor, aunque en menor proporción.
En el instante, justo antes, de la conmutación al estado de bloqueo:
ILV = IK = IAV + IGon max
Pero, en este instante: IAV ≈ IGon máx.
Por lo tanto: ILV = 2 x IGon máx. Ec-02

Según las especificaciones dadas para este diseño, el apagado del PUT deberá
producirse cuando el nivel de voltaje del impulso haya descendido hasta: VLmin =
0,5Volts.
El valor de ILV, correspondiente a este valor de VL es:
VL on min
I LV = Ec-03
RL
0,5V
I LV = = 5,0mAmp
100 Ω
Por tanto, el nivel de corriente que fluye a través de la unión compuerta-cátodo,
en el instante justo antes del apagado, se puede determinar con la expresión:
I
I Gon max ≅ LV Ec-04
2
5mAmp
I Gon = = 2,5mAmp
2
El nivel de tensión, en el Terminal de puerta, para el instante justo antes del
apagado del PUT es:
VG = VLV
+ VGK
on min
EC-05
on

VGV = 0,5V + 0,5V = 1,0Volts


Por tanto, el valor de RG necesario para que se cumpla con la condición de
apagado a VLmin = 0,5Volts se determina mediante la siguiente expresión:
Vs − VGV
RGequ = Ec-06
I GV
6,5V −1,0V
RGeq = = 2,2 KΩ
2,5mAmp

2.2.- Consideraciones y cálculos para los valores de RG1 y RG2:

Los valores de las resistencias RG1 y RG2, que aseguran el nivel de tensión,
previamente establecido, para la polarización del Terminal de puerta (Vs) y el valor
necesario de RGeq para la condición de apagado, se pueden determinar mediante un
procedimiento puramente matemático, desarrollando las expresiones correspondientes
para Vs y RGeq, y sustituyendo términos de una expresión a otra, como se realiza a
continuación:
VBB × RG2 RG2
a) Vs =
RG1 + RG2

Vs
=
VBB RG1 + RG2
⇒ RG2 =
Vs
VBB
RG1 + RG2 ( )

 Vs   Vs   Vs   Vs 
⇒ RG2 −   × RG2 =   × RG1 ⇒ RG2 1 −  =   × RG1
 V BB   V BB   VBB   V BB 

 Vs 
 × RG1 
V
⇒⇒ RG =  BB 
Exp-a
2
 Vs 
1 − 
 V BB 

RG1 × RG2 (RG1 + RG2 )


b) RGeq = ⇒⇒ RG = RG Exp-b
RG1 + RG2 1 eq
RG2

Al sustituir, la solución parcial para RG2, de la expresión “a” en su lugar


correspondiente dentro de la expresión “b”, se puede el valor correspondiente para RG1.
Según el resultado obtenido, se asigna a RG1 el valor normalizado (ó comercial) más
próximo.
El valor, normalizado, de RG1 se sustituye en la expresión “a” y se obtiene el
valor para RG2. De la misma forma, se selecciona para RG2, el valor de resistencia
normalizado más próximo al resultado obtenido.

3.- CONSIDERACIONES Y CÁLCULOS PARA DIMENSIONAR


LA RED DE CONTROL DE TIEMPO, DEL CIRCUITO ÁNODO-CÁTODO.
El circuito R-C (RA y CA), que se utiliza para polarizar la unión ánodo-cátodo
(A-K) del PUT, permite fijar el período de tiempo ó retardo que se produce entre dos
impulsos consecutivos. Este retardo determina el período (T) y por tanto la frecuencia
(F) de la señal de impulsos generada por el circuito. Además se aprovecha la descarga
rápida, del condensador, a través del PUT y la carga (RL), para generar el impulso de
corta duración.
El valor de cada uno de estos elementos debe escogerse adecuadamente, ya que
de ellos depende que el circuito funcione como oscilador ò que permanezca estático en
uno de los dos estados de funcionamiento: conducción ó bloqueo del PUT.

3.1.- Consideraciones y Cálculos para determinar el valor de RA:

Existe un rango de valores de RA, para los cuales el circuito funciona como un
oscilador. Los valores extremos de este rango de variación de RA dependen de los
niveles de corriente de ánodo (IA) necesarios para que se produzca la conmutación de
bloqueo a conducción y de conducción a bloqueo, conocidos como corriente de pico
(IAp) y corriente de valle (IAV) respectivamente.
Para seleccionar el valor el valor de RA adecuado al diseño que se realiza, se
deben conocer los valores de IP e IV, para determinar en primera instancia el rango de
posibles valores de RA.

3.1.1.- El valor pico de corriente de ánodo (IAp): depende de las características


intrínsecas del dispositivo y (en menor grado) del valor de RGeq, en el circuito de
control de puerta. A mayor valor de RGeq se necesita menor valor de corriente pico para
la conmutación al estado de conducción.
En la condición de bloqueo (no conducción), del PUT, la unión ánodo-
compuerta permanece polarizada inversamente (VA < VG). En esta condición fluye una
corriente muy pequeña desde la puerta hacia el ánodo, dependiente, en proporción
inversa, del valor de RGeq.
Esta corriente, conocida como IGoff, constituye una corriente de fuga a través de
la unión semiconductora, polarizada inversamente. Su magnitud está en el orden de las
decenas de nanoAmperios, para valores de RGeq superiores a 4KΩ (un valor típico es:
IGoff≤20nAmp, con RGeq≥150KΩ). que puede ser despreciada, para efectos prácticos.
La conmutación al estado de conducción ocurre cuando la unión ánodo-
compuerta se polariza directamente (VA > VG) y la corriente de ánodo alcanza un valor
mayor a IGoff.
El nivel de voltaje de ánodo necesario para la polarización directa de la unión
ánodo-puerta se conoce como voltaje pico (VAp):
V A ≥ Vs + 0,7Volts
p Ec-07
Un valor aproximado del nivel pico de la corriente de ánodo, necesaria para el
encendido del PUT, esta dada por:
I A ≈ 3×IG
p off Ec-08

I Ap ≈ 3 × 20 nAmp = 60 nAmp
Por tanto, para que se produzca la conmutación al estado de conducción del PUT
es necesario que el valor de RA no sea mayor a:
V BB − V Ap
R Amax ≤ Ec-09
I Ap

3.1.2.- El valor valle de la corriente de ánodo (IAV): depende de las


características del circuito de polarización de puerta (RGeq). A mayor valor de RGeq se
necesita menor valor de corriente valle para la conmutación al estado de bloqueo.
La conmutación al estado de bloqueo ocurre cuando el nivel de voltaje en el
ánodo (VA) es insuficiente para mantener la polarización directa de la unión ánodo-
puerta. En el instante justo antes de la conmutación, el descenso de la carga del
condensador (CA) ocasiona que la corriente de ánodo (IA) se haga ligeramente inferior
al valor de la corriente de puerta del PUT en conducción (IGon), y se produce la
conmutación al estado de bloqueo.
El valor de voltaje de ánodo, al cual se produce la conmutación al estado de
bloqueo se conoce como voltaje de valle (VAv) y esta dado por:
V AV = V AK on + Vo min Ec-10

V AK on ≈1,0Volts y, según las consideraciones de


diseño planteadas, VOmin = 0,5Volts
Por lo que resulta: V A ≅ 1,0V + 0,5V = 1,5Volts
V

El valor de corriente de ánodo al cual se produce la conmutación al estado de


bloqueo del PUT se conoce como corriente de valle (IAV) y esta dado por:
I AV ≈ I Gon max Ec-11
Según las consideraciones y cálculos realizados en la sección 2.1, se pudo
determinar que, para este diseño, el valor de corriente de puerta justo antes de la
conmutación al estado de bloqueo es:
IG
on max
= 2,5mAmp ⇒ I A ≈ 2,5mAmp
V

Por tanto, para que se produzca la conmutación al estado de bloqueo, es


necesario que el valor de RA no sea menor que:
VBB −VV
R AMIN ≥ Ec-12
IV

3.1.3.- Se selecciona, para RA, un valor normalizado: que se encuentre dentro


de los valores límites indicados por las expresiones: Ec-09 y Ec-12. De esta forma se
garantiza que el PUT oscilará libremente entre los dos estados operativos: bloqueo y
conducción.

3.2.- Consideraciones y Cálculos para determinar el valor de CA:

Después de haberse definido el valor para la resistencia RA, queda pendiente


elegir el valor capacitivo del condensador que conjuntamente con RA, provea el tiempo
de retardo entre los impulsos, correspondiente a la frecuencia requerida para el tren de
impulsos.
La frecuencia de los impulsos está directamente relacionada con el tiempo que
tarda el condensador en cargarse desde el nivel de voltaje de ánodo de conmutación a
bloqueo hasta el nivel de voltaje de ánodo de conmutación a conducción. Estos niveles
de voltaje de ánodo corresponden al valor de voltaje valle (VAv) y al valor de voltaje
pico (VAp), respectivamente.
La carga del condensador se realiza a través de RA. El tiempo requerido para que
se produzca la carga del condensador, desde el nivel de voltaje valle (VAv) hasta el
nivel de voltaje pico (VAp), está dado por:
tret = tcga =T −tp

Donde:
tret: es el período de tiempo ó retardo entre impulsos consecutivos.
T: es el período de la señal ó duración de un ciclo completo.
tp: es el tiempo de duración de un impulso.

Para bajas y medias frecuencias el tiempo de duración de un impulso (tp) es muy


pequeño, en comparación con el tiempo entre dos impulsos (tret), debido a que la
descarga del condensador, a través del PUT (en conducción) y la resistencia RL, es muy
rápida. En estos casos, para efecto de cálculos, se puede despreciar el valor de tp y
considerar el valor de tret muy próximo al valor de T.
t ret ≥≥t p ⇒
⇒ t ret ≈ T
1
T = ⇒⇒ t ret ≈
1
F
Ec – 13
F

De esta forma, y en función de la frecuencia deseada, puede determinarse el


tiempo de retardo entre dos impulsos consecutivos (tret).
Una vez definido el tiempo de retardo entre impulsos, se puede emplear la
expresión general de tiempo de carga de un condensador:
 Vcc − Vc 
t cga = Rcga × C x × l n   inic

Vcc − Vc  final

Esta misma expresión queda representada a continuación, con las designaciones


dadas a los elementos del circuito analizado:
VBB − V A 
t ret = R A × C A × ln   Ec -14
V

VBB − V A  p

A partir de la expresión anterior, y realizando los despejes correspondientes, se


obtiene una expresión que permite determinar el valor de CA necesario para que la red
de retardo (RA-CA) cumpla con las condiciones planteadas:
t ret
CA =
 V BB − V A  Ec – 15
RA × ln  v

VBB − V Ap 

Se selecciona para CA el “valor normalizado” más próximo al resultado


obtenido mediante la expresión anterior.

3.2.1.-

You might also like