You are on page 1of 11

Marco teórico

Compuertas digitales
Una puerta lógica, o compuerta lógica, es un dispositivo electrónico con una función booleana u
otras funciones como sumar o restar, incluyen o excluyen según sus propiedades lógicas. Se
pueden aplicar a tecnología electrónica, eléctrica, mecánica, hidráulica y neumática. Son circuitos
de conmutación integrados en un chip. Experimentada con relés o interruptores electromagnéticos
para conseguir las condiciones de cada compuerta lógica, por ejemplo, para la función
booleana Y (AND) colocaba interruptores en circuito serie, ya que con uno solo de estos que tuviera
la condición «abierto», la salida de la compuerta Y sería = 0, mientras que para la implementación
de una compuerta O (OR), la conexión de los interruptores tiene una configuración en circuito
paralelo.1
La tecnología microelectrónica actual permite la elevada integración de transistores actuando
como conmutadores en redes lógicas dentro de un pequeño circuito integrado. El chip de la CPU es
una de las máximas expresiones de este avance tecnológico.
En nanotecnología se está desarrollando el uso de una compuerta lógica molecular, que haga
posible la miniaturización de circuitos.

Lógica directa
Puerta SI o BUFFER

Símbolo de la función lógica SI: a) Contactos, b) Normalizado y c) No normalizado

La puerta lógica SI realiza la función booleana igualdad. En la práctica se suele utilizar como
amplificador de corriente o como seguidor de tensión, para adaptar impedancias (buffer en inglés).
La ecuación característica que describe el comportamiento de la puerta SI es:
F=A
Su tabla de verdad es la siguiente:

Tabla de verdad puerta SI

Entrada Salida

0 0

1 1
Puerta AND

Artículo principal: Puerta AND

Puerta AND con transistores

Símbolo de la función lógica Y: a) Contactos, b) Normalizado y c) No normalizado

La puerta lógica Y, más conocida por su nombre en inglés AND ( ), realiza la función booleana
de producto lógico. Su símbolo es un punto (·), aunque se suele omitir. Así, el producto lógico de las
variables A y B se indica como AB, y se lee A y B o simplemente A por B.
La ecuación característica que describe el comportamiento de la puerta AND es:

Su tabla de verdad es la siguiente:

Tabla de verdad puerta AND

Entrada Entrada Salida

0 0 0

0 1 0

1 0 0

1 1 1

Así, desde el punto de vista de la aritmética módulo 2, la compuerta AND implementa el producto
módulo 2.
Puerta OR
Artículo principal: Puerta OR

Puerta OR con transistores

Símbolo de la función lógica O: a) Contactos, b) Normalizado y c) No normalizado

La puerta lógica O, más conocida por su nombre en inglés OR ( ), realiza la operación de suma
lógica.
La ecuación característica que describe el comportamiento de la puerta OR es:
𝐹 = 𝐴+𝐵
Su tabla de verdad es la siguiente:

Tabla de verdad puerta OR

Entrada Entrada Salida

0 0 0

0 1 1

1 0 1

1 1 1

Podemos definir la puerta OR como aquella que proporciona a su salida un 1 lógico si al menos una
de sus entradas está a 1.
Puerta OR-exclusiva (XOR)
Artículo principal: Puerta XOR

Símbolo de la función lógica O-exclusiva: a) Contactos, b) Normalizado y c) No normalizado

La puerta lógica OR-exclusiva, más conocida por su nombre en inglés XOR, realiza la función

booleana A'B+AB'. Su símbolo es (signo más "+" inscrito en un círculo). En la figura de la


derecha pueden observarse sus símbolos en electrónica.
La ecuación característica que describe el comportamiento de la puerta XOR es:
S𝐹 = 𝐴⨁𝐵 ⇒ 𝐹 = 𝐴𝐵 + 𝐴𝐵

Su tabla de verdad es la siguiente:

Tabla de verdad puerta XOR

Entrada Entrada Salida

0 0 0

0 1 1

1 0 1

1 1 0
LOGICA NEGATIVA
Puerta NO (NOT)
Artículo principal: Puerta NOT

Símbolo de la función lógica NO: a) Contactos, b) Normalizado y c) No normalizada

La puerta lógica NO (NOT en inglés) realiza la función booleana de inversión o negación de una
variable lógica. Una variable lógica (A)a la cual se le aplica la negación se pronuncia como "no A" o
"A negada".

Puerta NOT con transistores

La ecuación característica que describe el comportamiento de la puerta NOT es:

Su tabla de verdad es la siguiente:

Tabla de verdad puerta NOT

Entrada Salida

0 1

1 0
Puerta NO-Y (NAND)
Artículo principal: Puerta NAND

Símbolo de la función lógica NO-Y: a) Contactos, b) Normalizado y c) No normalizado

La puerta lógica NO-Y, más conocida por su nombre en inglés NAND, realiza la operación
de producto lógico negado. En ocasiones es llamada también barra de Sheffer.2 En la figura de la
derecha pueden observarse sus símbolos en electrónica.

Puerta NAND con transistores

La ecuación característica que describe el comportamiento de la puerta NAND es:

Su tabla de verdad es la siguiente:

Tabla de verdad puerta NAND

Entrada Entrada Salida

0 0 1

0 1 1

1 0 1

1 1 0
Puerta NO-O (NOR)
Artículo principal: Puerta NOR

Símbolo de la función lógica NO-O: a) Contactos, b) Normalizado y c) No normalizado

La puerta lógica NO-O, más conocida por su nombre en inglés NOR, realiza la operación de suma
lógica negada. En ocasiones es llamada también barra de Pierce.2 En la figura de la derecha pueden
observarse sus símbolos en electrónica.

Puerta NOR con transistores

La ecuación característica que describe el comportamiento de la puerta NOR es:

Su tabla de verdad es la siguiente:

Tabla de verdad puerta NOR

Entrada Entrada Salida

0 0 1

0 1 0

1 0 0

1 1 0
.

Puerta NOR-exclusiva (XNOR)


Artículo principal: Puerta XNOR

Símbolo de la puerta lógica XNOR

La puerta NO-exclusiva, más conocida por su nombre en inglés NOR exclusive o XNOR, es el
complemento de la puerta OR exclusiva, siendo su función booleana AB + A’B’. Se utiliza el mismo
símbolo que la puerta OR exclusiva (signo más “+” inscrito en un círculo) y su representación en el
diseño de circuitos lógicos y ecuación que la describe.

o también como:
Las tablas de verdad para dos y tres entradas o variables son las siguientes:

Tabla de verdad puerta XNOR

Entrada Entrada Salida

0 0 1

0 1 0

1 0 0

1 1 1
PRESENTACION

En este informe se verá el funcionamiento de las compuertas lógicas como en teoría y en


prácticas, las cuales las practicas se realizaron en el laboratorio de circuitos eléctricos en el
programa proteos.

También se varan circuitos propuestos en clase.


Compuertas con tecnologías TTL
Compuerta TTL. Sigla en inglés de transistor-transistor logic, es decir, "lógica transistor a
transistor". Es una familia lógica o lo que es lo mismo, una tecnología de construcción de
circuitos electrónicos digitales. En los componentes fabricados con tecnología TTL los elementos
de entrada y salida del dispositivo son transistores bipolares.

Historia: Aunque la tecnología TTL tiene su origen en los estudios de Sylvania, fue Signetics
la compañía que la popularizó por su mayor velocidad e inmunidad al ruido que su predecesora
DTL, ofrecida por Fairchild Semiconductor y Texas Instruments, principalmente. Texas
Instruments inmediatamente pasó a fabricar TTL, con su familia 74xx que se convertiría en un
estándar de la industria .

tgndeCaracterísticas
 La tensión o voltaje de alimentación es de + 5 Voltios, con Vmin = 4.75 Voltios y
 Vmax = 5.25 Voltios.
 Su fabricación es con transistores bipolares multiemisores.
 La velocidad de transmisión entre los estados lógicos es su mejor ventaja, ciertamente esta
característica le hacer aumentar su consumo.
 Su compuerta básica es la NAND.

Compuertas con tecnología CMOS


Compuertas CMOS o MOS Complementarias. (Complementary Metal-Oxide Semiconductor), el
término complementario se refiere a la utilización de dos tipos de transistores en el circuito de
salida, en una configuración similar a la tótem-pole de la familia TTL. Se usan conjuntamente
MOSFET (MOS Field-Effect transistor, transistor de efecto campo MOS) de canal n (NMOS) y de
canal p (PMOS) en el mismo circuito, para obtener varias ventajas sobre las familias P-MOS y N-
MOS. La tecnología CMOS es ahora la dominante debido a que es más rápida y consume aún
menos potencia que las otras familias MOS. Estas ventajas son opacadas un poco por la elevada
complejidad del proceso de fabricación del CI y una menor densidad de integración. De este
modo, los CMOS todavía no pueden competir con MOS en aplicaciones que requieren lo último
en LSI.

Características de la familia CMOS


Factor de carga
Al igual que N-MOS y P-MOS, los CMOS tienen una resistencia de entrada extremadamente
grande (10*12Ω) que casi no consume corriente de la fuente de señales, cada entrada CMOS
representa comúnmente una carga a tierra de 5 pF . Por supuesto para altas frecuencias, el
factor de carga disminuye. La salida CMOS tiene que cargar y descargar la combinación en
paralelo de cada capacitancia de entrada, de manera que el tiempo de conmutación de salida
aumente en proporción al número de cargas conducidas, cada carga CMOS aumenta el retardo
en la conducción de la propagación del circuito por 3 ns. Así podemos llegar a la conclusión de
que el factor de carga de CMOS depende del máximo retardo permisible en la propagación.
Proyectos
3.1

Tabla

You might also like