You are on page 1of 8

UNIVERSIDAD TECNOLÓGICA DE PANAMÁ

CENTRO REGIONAL UNIVERSITARIO DE AZUERO


FACULTAD DE INGENIERÍA ELÉCTRICA
INGENIERÍA ELECTRÓNICA Y TELECOMUNICACIONES

INFORME DE LABORATORIO #1
DISEÑO DE CIRCUITOS DIGITALES ELECTRÓNICOS
“FLIP FLOP”

ESTUDIANTE:
LOURIS A. SERRANO GONZÁLEZ
9-743-2049

FACILITADOR:
PROF. DANIEL BANDA

GRUPO:
7IT141

I SEMESTRE
INTRODUCCIÓN

Uno de los elementos básicos de memoria son los llamado Flip Flops. El estado
de un flip flop cambia por un cambio momentáneo en sus entradas. En los latch
básicos (SR con compuertas NAND o NOR) se necesita un disparo de entrada
definido por un cambio de nivel. Este nivel debe regresar a su nivel inicial antes de
aplicar otro disparo. Los FF con reloj son disparados por pulsos. La realimentación
entre la circuitería combinacional y el elemento de memoria puede producir
inestabilidad, haciendo que el FF cambie varias veces durante la duración de un
pulso de reloj por lo que el intervalo de tiempo desde la aplicación del pulso hasta
que ocurre la transición de la salida es un factor crítico que requiere un análisis
que va más allá de los requerimientos.
Procedimiento:
Desarrollar los circuitos estudiados en clases mediante simulación para apreciar
más detalladamente el funcionamiento de los flip flop.

Parte 1.
Utilizando el simulador Isis Proteus construya dos flip flop sin reloj, con
compuertas nor y nand.
a) Tabla de la verdad.
b) Captura de pantalla con los ejemplos del funcionamiento del flip flop.
c) Explica con tus palabras como funciona el flip flop.
Tabla de La Verdad para la Compuerta NOR
R S Q

0 1 1

0 0 1

1 0 0

1 1 ind

Tabla de La Verdad para la Compuerta NAND


R S Q

0 1 1

1 1 1

1 0 0

0 0 ind
Cuando R=0 y S=1, las compuertas NOR y NAND fijan su valor, en este caso 1 y 0
correspondientemente.

Para R=0 y S=0, las compuertas NOR mantienen el estado anterior ya fijado y las
compuertas NAND mantienen un valor indefinido.
Cuando R=1 y S=0, las compuertas NOR y NAND resetean el valor adquirido.

Para R=1 y S=1, las compuertas NOR mantienen un estado indefinido, mientras
que las compuertas NAND regresan al primer estado (fijado cuando R=0 y S=1).
Parte 2.
Utilizando el simulador Isis Proteus construya un flip flop con reloj, utilizando
compuertas NOR.
a) Tabla de la verdad y ecuación de mapa k.
b) Captura de pantalla con los ejemplos del funcionamiento del flip flop.
c) Explica con tus palabras como funciona el flip flop con reloj
Tabla de La Verdad
J K clk Q

1 0 t 1

0 1 t 0

0 0 t Q

1 1 t Q

La señal de reloj es una onda cuadrada que sirve para sincronizar eventos,
teniendo una transición con pendiente negativa cuando la onda pasa de 1 a 0 y
con pendiente positiva cuando la onda pasa de 0 a 1.
CONCLUSIÓN

Para el circuito que posee dos entradas de datos (J-K), y una entrada de reloj,
independientes para cada biestable, las salidas son complementarias. Los datos
de las entradas son procesados después de un impulso completo de reloj.
Mientras este permanece en nivel bajo el Slave esta incomunicado del Master. En
la transición positiva de reloj los datos de J y K se transfieren al master. En la
transición negativa del reloj la información del Master pasa al Slave. Los estados
lógicos de las entradas J y K debe mantenerse constantes mientras la señal de
reloj permanece en nivel alto. Los datos se transfieren a la salida en el flanco de
bajada de la señal de Reloj. Aplicando un nivel bajo a la entrada clear (clr) la
salida Q se pondrá a nivel bajo, independientemente del valor de las otras
entradas.

Cuando las dos entradas J y K están en nivel bajo y se aplica un impulso de reloj,
las salidas permanecerán con el valor que tuvieran anteriormente. Los valores Q0
y Quo de la tabla indican el estado de la salida anterior a la aplicación del impulso
de la señal de reloj. El estado de TOGGLE quiere decir que las salidas tomaran el
valor complementario al que tuvieran previamente cada vez que aparezca un
impulso de reloj. Para ello es necesario que las entradas J y K se encuentren en
nivel alto.

You might also like