Professional Documents
Culture Documents
Tecnológica de Lima
Sur
Objetivo:
Diseñar y luego verificar su diseño implementado los circuitos para comprobar lateoria y con la
practica
Fundamento teórico:
El amplificador operacional a utilizar es el ua741 y es un circuito integrado que tiene 8 pines
como se puede apreciar en la figura.
Los amplificadores operacionales son amplificadores de voltaje (se acercan al ideal), porque
tienen impedancia de entrada muy elevada (idealmente infinito), impedancia de salida muy
pequeña (menor que 100 ohm), Idealmente su impedancia de salida es 0. El ua741 tiene una
ganancia en lazo abierto de 200000.
Circuitos a implementar
Los circuitos a implementar son de acuerdo al diseño realizado.
1
U1
B1
7
12V
3
0
6
R1(1) 2
A
R1
0 B
4
1
5
2k 741
C
B2
12v D
-1
R2
20k
-1
Vi=1.08v
2k ------------------2.1k------------------ (1.9k)
20k------------------21k------------------- (19k)
Av.=10
Vo=11.9v Vi=1.08v
U1
B1
7
12V
3
0
6
R1(1) 2
A
R1
0 B
4
1
5
1k 741
C
B2
12v D
-1
R2
15k
-1
−𝑅𝑓 −15𝑘
𝐴𝑣𝑓 = −15 = =
𝑅𝑎 1𝑘
1 1 1 1
𝑇(𝑒𝑛𝑡𝑟𝑎𝑑𝑎) = 𝑓 = 2000 = 0.5𝑚𝑠 𝑇(𝑠𝑎𝑙𝑖𝑑𝑎) = 𝑓 = 2000 = 0.5𝑚𝑠
1
U1
B1
7
12V
3
0
6
2
A
R1
0 B
4
1
5
1k 741
C
B2
12v D
-1
+
C1
1.0u
AM FM
- 0
-1
a)
1 1
𝑇=𝑓= =
70
8.90
0.014 𝐴(𝑣) = 4
= 2.225 Desfase de 90º
b) Este un circuito integrador y también se puede reconocer como un filtro que nos
devuelve una señal dependiendo el tiempo. Por ello la función diente de sierra en su
forma integral se reflejara como una señal senoidal en la salida
c) Como en esta grafica nos podemos dar cuenta que la integral de una onda cuadrada es
un diente de sierra. En un instante se nivelará la señal por la cual se cargara el
capacitador que sirve para limitar las frecuencias dadas por lo cual hará el rizado de la
señal
Al contador trabajarlo con una señal de Clock mayor de 1 KHz. La etapa de salida debe ser un
amplificador inversor sumador de 4 entradas.
U1(V+)
R1 U1
7
U2(CKA)
U2 8k
3
A
14 12 6
1
CKA QA
9
R2 2
CKB QB B
8
QC 4k
11 U1(V-)
QD C
4
1
5
2 R3
R0(1) 741
3
R0(2) D
2k
7493
R4 R5
1k 1k
Se cuenta 15
escalones en total por cada ciclo en un sistema de 4 bits dadas por el contador de 0-15
que indica directamente la cantidad máxima de numero contados
Cada escalón tiene una amplitud de 0.64v
Observaciones y conclusiones