You are on page 1of 2

FLIP-FLOP D e JK

OBJETIVOS: Verificar o funcionamento de um flip-flop D e de um flip-flop JK com


entradas PR e CLR.

INTRODUO TERICA

As entradas PR e CLR em um flip-flop so consideradas entradas assncronas,


uma vez que, estas ltimas quando ativadas comandam o funcionamento do flip-flop,
desconsiderando as demais entradas.
As entradas PR e CLR podem comandar o flip-flop tanto em nvel 0 como
em nvel 1. Desta forma, um flip-flop D e um flip-flop JK podem assumir um
estado proibido apenas em funo das entradas PR e CLR.
Portanto, quando um flip-flop tiver suas entradas PR e CLR ativas em 0,
teremos o estado proibido quando PR = CLR = 0; por outro lado, quando um flip-flop
tiver suas entradas PR e CLR ativas em 1, o estado proibido ocorrer quando
PR = CLR = 1.
NA PRTICA
MATERIAIS NECESSRIOS:
1 - circuito integrado 7474 ou 74LS74
1 - circuito integrado 7476 ou 74LS76
1 - multmetro

1 - Monte no EWB os circuitos abaixo, disponveis na aba ICs digitais com a Mscara
74xx:

PROCEDIMENTO:

Flip-flop D (7474):
a) ligue o GND (pino 7) ao terra e o VCC (pino 14) ao Vcc na aba Fontes;
b) ligue a entrada do clock CLK (pino 3) ao gerador de clock no EWB na aba Fontes,
Ajuste o clock para a frequncia mnima de 1Hz;
c) ligue a entrada de dados D (pino 2) a uma chave da aba Bsico, com o
(Rtulo/Valor) D no EWB;
d) ligue as entradas PR (pino 4) e CLR (pino 1) respectivamente a duas chaves com os
(Rtulo/Valor) P e C do EWB tambm da aba Bsico;
e) Respectivamente no analisador lgico da aba Instrumentos do EWB conecte em
ordem os sinais PR, CLR, CLK, D e as sadas Q (pino 5) e Q (pino 6).

1
Flip-flop JK (7476):
a) ligue o GND (pino 13) ao terra e o VCC (pino 5) ao Vcc na aba Fontes;
b) ligue a entrada do clock CLK (pino 1) ao gerador de clock no EWB na aba Fontes,
Ajuste o clock para a frequncia mnima de 1Hz;
c) ligue as entradas J (pino 4) e K (pino 16) respectivamente a duas chaves com os
(Rtulo/Valor) J e K do EWB tambm da aba Bsico;
d) ligue as entradas PR (pino 2) e CLR (pino 3) respectivamente a duas chaves com os
(Rtulo/Valor) P e C do EWB tambm da aba Bsico;
e) Respectivamente no analisador lgico da aba Instrumentos do EWB conecte em
ordem os sinais PR, CLR, CLK, J, K e as sadas Q (pino 15) e Q (pino 14).

2 - Complete as tabelas 1 e 2 a seguir:


OBS:
a) represente a transio de clock L-H com seta para cima;

b) represente a transio de clock H-L com seta para baixo;

c) represente a condio no importa (dont care) com um X.

TABELA 1 - FLIP-FLOP D
PR CLR CLK D Q Q
0 1
1 0
0 0
1 1
1 1

TABELA 2 - FLIP-FLOP JK
PR CLR CLK J K Q Q
0 1
1 0
0 0
1 1
1 1
1 1
1 1

You might also like