You are on page 1of 5

UNIVERSIDAD CATOLICA BOLIVIANA SAN PABLO Facultad de Ciencias Exactas

Laboratorio de Electrnica Digital TEL-220 Semestre II-2016

SUMADORES, MUX Y DECODIFICADORES


Nombre del Estudiante: Arraya Vasquez Marco Antonio
Bellido Gonzales Andrs Sal
Sanjins Mendieta Franklin
Nombre del Docente: Lang Camacho Adolfo Pablo
Paralelo 1, Mircoles 12:45-15:15
12 de octubre del 2016

Resumen.- En el trabajo se presenta informacin acerca de los sumadores, mux y demux,


adems de presentar un experimento usando dichos circuitos combinacionales, donde se
probar que los circuitos combinacionales cumplen su cometido.

ndice de trminos.- Circuitos Combinacionales, Decodificador, Mux, Sumador.

1. Objetivo Entre los circuitos combinacionales


clsicos tenemos:
1.1 Objetivo General
Lgicos:
Comprobar experimentalmente
que los sumadores, mux y Generador/Detector de paridad
decodificadores cumplen su
cometido en la realidad. Multiplexor y Demultiplexor
1.2 Objetivos Especficos Codificador y Decodificador
Mostrar la conexin de un
decodificador. Conversor de cdigo
Mostrar la conexin de un Mux.
2 Antecedentes Comparador

Se denomina sistema combinacional o Aritmticos


lgica combinacional a todo sistema
Sumador
digital en el que sus salidas son funcin
exclusiva del valor de sus entradas en un Aritmticos y lgicos
momento dado, sin que intervengan en
ningn caso estados anteriores de las Unidad aritmtica lgica
entradas o de las salidas. Las funciones
(OR, AND, NAND, XOR) son booleanas Estos circuitos estn compuestos
(de Boole) donde cada funcin se puede nicamente por puertas lgicas
representar en una tabla de la verdad. Por interconectadas entre s.
tanto, carecen de memoria y de 3 Fundamento terico
retroalimentacin.
Sumador:
En electrnica digital la lgica
combinacional est formada por En electrnica un sumador es un circuito
ecuaciones simples a partir de las lgico que calcula la operacin suma. En
operaciones bsicas del lgebra de Boole. los computadores modernos se encuentra
en lo que se denomina Unidad aritmtico
UNIVERSIDAD CATOLICA BOLIVIANA SAN PABLO Facultad de Ciencias Exactas
Laboratorio de Electrnica Digital TEL-220 Semestre II-2016

lgica (ALU). Generalmente realizan las seleccionada. Para identificar la entrada


operaciones aritmticas en cdigo binario de seleccin ms significativa, por
decimal o BCD exceso 3, por regla convenio esta siempre es la que est ms
general los sumadores emplean el sistema arriba (de mostrarse de forma vertical) o
binario. En los casos en los que se est ms a la izquierda (en horizontal),
empleando un complemento a dos para independientemente de su etiqueta
representar nmeros negativos el sumador identificadora, a no ser que se especifique
se convertir en un sumador-restador lo contrario.
(Adder-subtracter).
Decodificador:
Un decodificador o descodificador es un
circuito combinacional, cuya funcin es
inversa a la del codificador, es decir,
convierte un cdigo binario de entrada a
salida (natural, BCD, etc.) de N bits de
entrada y M lneas de salida (N puede ser
cualquier entero y M es un entero menor
FIGURA 1. ESQUEMA DE UN o igual a 2N), tales que cada lnea de
SUMADOR COMPLETO (SUMADOR salida ser activada para una sola de las
DE 3 BITS) combinaciones posibles de entrada.
En la Figura 1 se puede observar las Normalmente, estos circuitos suelen
entradas de los bits A, B y Ci, mientras encontrarse como decodificador /
que el Carry Out y la salida son los demultiplexor. Esto es debido a que un
valores de la operacin suma entre los demultiplexor puede comportarse como
bits. un decodificador.

Multiplexor: 4 Marco Prctico

Los multiplexores son circuitos Para la realizacin del experimento se


combinacionales con varias entradas y utilizaron los siguientes materiales:
una nica salida de datos. Estn dotados Protoboard.
de entradas de control capaces de
Jumpers.
seleccionar una, y slo una, de las
entradas de datos para permitir su Fuente de Voltaje
transmisin desde la entrada seleccionada Circuito integrado TTL 7400
hacia dicha salida. Circuito integrado TTL 7404
Circuito integrado TTL 7432
Estos circuitos combinacionales poseen
Circuito integrado TTL 7486
2n lneas de entrada de datos, una lnea de
salida y n entradas de seleccin. Las Circuito integrado TTL 7447
entradas de seleccin indican cul de Display de nodo comn
estas lneas de entrada de datos es la que
proporciona el valor a la lnea de salida.
Cada combinacin de las entradas de
seleccin corresponde a una entrada de
datos, y la salida final del multiplexor
corresponder al valor de dicha entrada
UNIVERSIDAD CATOLICA BOLIVIANA SAN PABLO Facultad de Ciencias Exactas
Laboratorio de Electrnica Digital TEL-220 Semestre II-2016

FIGURA 4. CONEXIN DEL


FIGURA 1. CONEXIN DEL SUMADOR COMPLETO USANDO
SUMADOR COMPLETO MUX 2 A 1 Y MUX 4 A 1

En la Figura 1 se muestra el esquema de En la Figura 4 se muestra el esquema de


conexin del sumador completo. conexin del sumador completo usando
mux 2 a 1 y mux 4 a 1.

FIGURA 2. CONEXIN DEL MUX 2


A1
En la Figura 2 se muestra el esquema de
conexin del multiplexor 2 a 1.
FIGURA 5. CONEXIN DEL
DECODIFICADOR DE DECIMAL A
BCD
En la Figura 5 se muestra el esquema de
conexin del decodificador de decimal a
BCD.

FIGURA 3. CONEXIN DEL MUX 4


A1
En la Figura 3 se muestra el esquema de
conexin del multiplexor 4 a 1.
UNIVERSIDAD CATOLICA BOLIVIANA SAN PABLO Facultad de Ciencias Exactas
Laboratorio de Electrnica Digital TEL-220 Semestre II-2016

por el circuito combinacional de la figura


1.
TABLA 2.DATOS EXPERIMENTALES
DE LA FIGURA 2.

A S
0 D0
1 D1

FIGURA 6. CONEXIN DEL


DECODIFICADOR DE DECIMAL A En la tabla 2 en la primera columna se
BCD USANDO LA FIGURA 5 aprecia los diferentes datos arrojados
por el circuito combinacional de la figura
En la Figura 6 se muestra el esquema de 2.
conexin del decodificador de decimal a
BCD para conectar a un display de nodo TABLA 3.DATOS EXPERIMENTALES
comn. DE LA FIGURA 3.

Estos circuitos se armaron combinando A B S


los CI de cada tipo de compuerta para 0 0 D0
obtener el circuito lgico de cada 0 1 D1
ejercicio, que despus se compar los 1 0 D2
resultados obtenidos con la funcin de 1 1 D3
cada circuito, mostrando que s funciona.

5 Anlisis y Resultados En la tabla 3 en la primera columna se


aprecia los diferentes datos arrojados
A continuacin, se muestra las tablas de por el circuito combinacional de la figura
los datos empleados a cada circuito 3.
integrado.
TABLA 4.DATOS EXPERIMENTALES
TABLA 1.DATOS EXPERIMENTALES DE LA FIGURA 4.
DE LA FIGURA 1.
A B Ci Co S
A B Ci Co S 0 0 0 0 0
0 0 0 0 0 0 0 1 0 1
0 0 1 0 1 0 1 0 0 1
0 1 0 0 1 0 1 1 1 0
0 1 1 1 0 1 0 0 0 1
1 0 0 0 1 1 0 1 1 0
1 0 1 1 0 1 1 0 1 0
1 1 0 1 0 1 1 1 1 1
1 1 1 1 1

En la tabla 4 en la primera columna se


En la tabla 1 en la primera columna se aprecia los diferentes datos arrojados
aprecia los diferentes datos arrojados
UNIVERSIDAD CATOLICA BOLIVIANA SAN PABLO Facultad de Ciencias Exactas
Laboratorio de Electrnica Digital TEL-220 Semestre II-2016

por el circuito combinacional de la figura Se mostr la conexin de un


4. decodificador decimal a BCD en la figura
5 y tambin se comprob que funcionaba
TABLA 5.DATOS EXPERIMENTALES correctamente.
DE LA FIGURA 5.
Se mostr la conexin de 2 multiplexores:
I1 I2 I3 I4 I5 I6 I7 I8 I9 A B C D
el multiplexor 2 a 1 mostrado en la figura
1 0 0 0 0 0 0 0 0 0 0 0 1
0 1 0 0 0 0 0 0 0 0 0 1 0
2 y el multiplexor 4 a 1 mostrado en la
0 0 1 0 0 0 0 0 0 0 0 1 1 figura 3.
0 0 0 1 0 0 0 0 0 0 1 0 0
0 0 0 0 1 0 0 0 0 0 1 0 1 7 Referencias
0 0 0 0 0 1 0 0 0 0 1 1 0
0 0 0 0 0 0 1 0 0 0 1 1 1 Universidad Catlica boliviana San
0 0 0 0 0 0 0 1 0 1 0 0 0 Pablo (2016), Gua de laboratorio para
0 0 0 0 0 0 0 0 1 1 0 0 1 Electromagnetismo La Paz. PCS.
Electrnica Unicrom. (2007). Circuitos
En la tabla 5 en la primera columna se combinacionales. 11 de octubre del 2016,
aprecia los diferentes datos arrojados de Unicrom Sitio web:
por el circuito combinacional de la figura http://unicrom.com/circuitos-
5. combinacionales-electronica-digital/
TABLA 6.DATOS EXPERIMENTALES Wikipedia. (2005). Multiplexor. 11 de
DE LA FIGURA 6. abril del 2016, de Wikimedia Proyect
Sitio web:
I1 I2 I3 I4 I5 I6 I7 I8 I9 Display https://es.wikipedia.org/wiki/Multiplexor
1 0 0 0 0 0 0 0 0 1
0 1 0 0 0 0 0 0 0 2 Wikipedia. (2010). Decodificador. 11 de
0 0 1 0 0 0 0 0 0 3 abril del 2016, de Wikimedia Proyect
0 0 0 1 0 0 0 0 0 4 Sitio web:
0 0 0 0 1 0 0 0 0 5 https://es.wikipedia.org/wiki/Decodificad
0 0 0 0 0 1 0 0 0 6 or
0 0 0 0 0 0 1 0 0 7
0 0 0 0 0 0 0 1 0 8 Wikipedia. (2007). Sumador. 11 de abril
0 0 0 0 0 0 0 0 1 9 del 2016, de Wikimedia Proyect Sitio
web:
https://es.wikipedia.org/wiki/Sumador
En la tabla 5 en la primera columna se
aprecia los diferentes datos arrojados
por el display conectado perteneciente a
la figura 6.

6 Conclusiones y recomendaciones
Se comprob que los sumadores,
multiplexores y decodificadores cumplen
su cometido al reducir la lgica usada en
un sistema tal como ocurri entre la
figura 1 y la figura 4.

You might also like