You are on page 1of 6

UNIVERSIDAD POLITECNICA MESOAMERICANA

CURSO: LGICA COMPUTACIONAL

MAESTRO: YERALDO DE JESUS DELGADO MONTIEL

TITULO DE LA TAREA:
INVESTIGACION

CORREO: Jacobswilson@hotmail.com
NOMBRE: Wilson Jacob Sierra Aldana

FECHA: 22/8/2013
COMPUERTA AND

La puerta AND o compuerta AND es una puerta lgica digital que implementa la conjuncin lgica
-se comporta de acuerdo a la tabla de verdad mostrada a la derecha. sta entregar una salida
ALTA (1), dependiendo de los valores de las entradas, siendo este caso, al recibir solo valores altos
en la puerta AND. Si alguna de estas entradas no son ALTAS, entonces se mostrar un valor de
salida BAJA. En otro sentido, la funcin de la compuerta AND efectivamente encuentra el mnimo
entre dos dgitos binarios, as como la funcin OR encuentra al mximo.

Se puede ver claramente que la salida X solamente es "1" (1 lgico, nivel alto) cuando la entrada A
como la entrada B estn en "1". En otras palabras la salida X es igual a 1 cuando la entrada A y la
entrada B son 1

Una puerta AND puede tener muchas entradas. Una puerta AND de mltiples entradas puede ser
creada conectando compuertas simples en serie. El problema de poner compuertas en cascada, es
que el tiempo de propagacin de la seal desde la entrada hasta la salida, aumenta. Si se necesita
una compuerta AND de 3 entradas y no una hay disponible, es fcil crearla con dos compuertas
AND de 2 entradas en serie o cascada.

Se observa que la tabla de verdad correspondiente es similar a la mostrada Tabla de Verdad


anteriormente, solo que esta tiene 3 entradas, aunque su salida ALTA se cumple
de la misma forma que la anterior, siendo A, B y C, con valor 1. A B C X

Se puede deducir que el tiempo de propagacin de la seal de la entrada C es


0 0 0 0
menor que los de las entradas A y B (Estas ltimas deben propagarse por dos
compuertas mientras que la entrada C se propaga slo por una compuerta).
0 0 1 0
De igual manera, se puede implementar compuertas AND de 4 o ms entradas.
0 1 0 0
Hay tres smbolos de compuertas: el texano (ANSI o "militar") smbolos y la IEC
("europeo" o "rectangular") smbolo, as como el smbolo DIN obsoleto. Para 0 1 1 0
obtener ms informacin, vea Puerta lgica.

1 0 0 0

1 0 1 0

Smbolo ANSI o "Militar" Smbolo IEC Smbolo DIN 1 1 0 0

El compuerta AND con entradas A, B y C; implementa de salida la siguiente


1 1 1 1
expresin lgica

.
Si una de las entradas a la puerta Y se invierte entonces se convierte en un inhibidor.
COMPUERTA OR
La puerta OR o compuerta OR es una puerta lgica digital que implementa la disyuncin lgica -se
comporta de acuerdo a la tabla de verdad mostrada a la derecha. Cuando todas sus entradas estn
en 0 (cero) o en BAJA, su salida est en 0 o en BAJA, mientras que cuando una sola de sus entradas
est en 1 o en ALTA, su SALIDA va a estar en 1 o en ALTA.
Se puede ver claramente que la salida X solamente es "0" (0 lgico, nivel bajo) cuando la entrada A
como la entrada B estn en "0". En otras palabras la salida X es igual a 0 cuando la entrada A y la
entrada B son 0
Esta situacin se representa en lgebra booleana como:
X = A+B
La representacin circuital es con pulsadores normales abiertos, conectados en paralelo. Una
proposicin lgica que corresponde a una compuerta OR es la siguiente: "El perro ladra o mueve la
cola". sta corresponde a una unin lgica o suma lgica.
Las puertas Lgicas OR se fabrican de dos, tres y cuatro entradas. Cdigos de los fabricantes de
Circuitos Integrados para la compuerta OR:

De dos entradas: CD 4071 INPUT OUTPUT


De tres entradas: CD 4075 A B A OR B
De cuatro entradas: CD 4072 0 0 0
La hoja tcnica de datos de c/u de ellas se encuentra en Datasheet. 0 1 1
1 0 1
1 1 1

La representacin de la compuerta "OR" de 2 entradas y su tabla de verdad se muestran a


continuacin.

La compuerta OR tambin se puede implementar con interruptores como se muestra en la figura


de arriba a la derecha, en donde se puede ver que: cerrando el interruptor A "O" cerrando
el interruptor B se encender la luz

"1" = cerrado , "0" = abierto, "1" = luz encendida


Compuerta OR de tres entradas

En las siguientes figuras se muestran:

- La representacin de la compuerta "OR" de tres entradas (primer diagrama).


-La tabla de verdad (segundo diagrama) y...
- La implementacin con interruptores (tercer diagrama)

La lmpara incandescente se iluminar cuando cualquiera de los interruptores (A o B o C) se cierre.


Se puede ver que cuando cualquiera de ellos est cerrado la lampara estar alimentada y se
encender. La funcin booleana es X = A + B

COMPUERTA NOT

La puerta NOT o compuerta NOT es una puerta lgica digital que implementa la negacin lgica -
se comporta de acuerdo a la tabla de verdad mostrada a la derecha. Cuando su entrada est en 0
(cero) o en BAJA, su salida est en 1 o en ALTA, mientras que cuando su entrada est en 1 o en
ALTA, su SALIDA va a estar en 0 o en BAJA.

Se puede ver claramente que la salida X solamente es "1" (1 lgico, nivel alto) cuando la entrada A
est en "0" o en BAJA, mientras que la salida X solamente es "0" (0 lgico, nivel bajo) cuando la
entrada A est en "1" o en ALTA.

Esta situacin se representa en lgebra booleana como: X = (-A)

La representacin circuital es con un solo pulsador normal cerrado, conectado en circuito simple.
Una proposicin lgica que corresponde a una compuerta NOT es la siguiente: Las compuertas
Lgicas NOT o INVERSORA se fabrican de una sola entrada.

En la electrnica digital, no se podran lograr muchas cosas si no existiera la compuerta NOT,


tambin llamada compuerta inversora.

La compuerta NOT como la compuerta AND y la compuerta OR es muy importante. Esta


compuerta entrega en su salida el inverso (opuesto) de la entrada.
El smbolo y la tabla de verdad son los siguientes:

La salida de una compuerta NOT tiene el valor inverso al de su entrada. En el caso del grfico
anterior la salida X = A

Esto significa que:


- Si a la entrada tenemos un "1" lgico, a la salida har un "0" lgico y ...
- Si a la entrada tenemos un "0" lgico a la salida habr un "1" lgico.

Nota: El apstrofe en la siguiente expresin significa "negado". Entonces: X = A es lo mismo que X


=A

Las compuertas NOT se pueden conectar en cascada, logrando despus de dos compuertas,
la entrada original. Ver el siguiente grfico y la tabla de verdad

Un motivo para implementar un circuito que tenga en su salida, lo mismo que tiene en su entrada,
es conseguir un retraso de la seal original con un propsito especial.

COMPUERTA NAND

La puerta NAND o compuerta NAND es una puerta lgica digital que implementa la conjuncin
lgica negada -se comporta de acuerdo a la tabla de verdad mostrada a la derecha. Cuando todas
sus entradas estn en 1 (uno) o en ALTA, su salida est en 0 o en BAJA, mientras que cuando una
sola de sus entradas o ambas est en 0 o en BAJA, su SALIDA va a estar en 1 o en ALTA.
Se puede ver claramente que la salida X solamente es "0" (0 lgico, nivel bajo) cuando la entrada A
como la entrada B estn en "1". En otras palabras la salida X es igual a 0 cuando la entrada A y la
entrada B son 1.
Una compuerta NAND es un dispositivo lgico que opera en forma exactamente contraria a, una
compuerta, AND, entregando una salida baja cuando todas sus entradas son altas y una salida alta
mientras exista por lo menos un bajo a cualquiera de ellas.
Considerar el diagrama de los smbolos lgicos de la fig. 12, una puerta AND est conectada a un
inversor. Las entradas A y B realizan la funcin AND y forma la expresin booleana A B la puerta
NOT invierte A B a la derecha del inversor se aade la barra de complementaron a la expresin
booleana obtenindose A B = Y a este circuito se denomina NOT-AND o NAND.

Circuito equivalente de una compuerta NAND

El smbolo lgico convencional para la puerta se muestra en el diagrama de la fig. 13 observar que
el smbolo NAND es smbolo AND con un pequeo crculo a la salida. El crculo a veces se
denomina crculo inversor. Esta es una forma simplificada de representar la puerta NOT. La tabla
de verdad describe la operacin exacta de la puerta lgica. La tabla de la verdad para la puerta
NAND se ilustra en la tabla 8, observe como sus salida son las inversas de las salidas de la puerta
AND.

Smbolo lgico de una compuerta NAND

A B NAND AND
0 0 1 0
0 1 1 0
1 0 1 0
1 1 0 1
Tabla de verdad de una compuerta NAND de dos entradas

You might also like