Professional Documents
Culture Documents
ELECTRNICA
INDUSTRIAL
ENVO 10
Prohibida la reproduccin total o parcial de esta leccin sin autorizacin de sus editores, derechos
reservados
Pgina 1
TECNICAS DIGITALES
- 1 BYTE = 8 BIT
- 1 KILO BYTE (Kb) = 1024 BYTE (128 x 8 = 1024)
- 1 MEGA BYTE (Mb) = 1048576 BYTE (1024 X 1024)
- 1 GYGA BYTE (Gb) = 1048576 x 1024 BYTE
De este breve anlisis se deduce que los sistemas digitales tienen un rol de primera
importancia en la electrnica moderna, y por motivo resulta impredecible comprender el
sistema binario y conocer su aritmtica de los disp ositivos de tipo lgico, como adems el
conocimiento de otros sistemas numricos de base diferente que nos permitan comprender
el lenguajes de los sistemas digitales de mquinas microprocesadoras, y
microcomputadores.
Pgina 2
FORMA DE REPRESENTAR UN NUMER O
La base o raz de un sistema numrico define la cantidad de dgitos que usa dicho
sistema, por ejemplo, el sistema decimal opera con 10 dgitos entre (0, 1, 2, 3, 4, 5, 6, 7, 8,
9).
En cualquier sistema podemos asignar un peso a cada digito y as repr esentar un
sistema pesado. Ejemplo 345 (el valor 10 como subndice indica en este caso la base del
sistema que es 10).
Este nmero puede ser representado tambin del siguiente modo:
3 x 100 + 4 x 10 + 5 x 1 = 345
3 x 10 + 4 x 10 + 5 x 10 = 345
Observar que cada digito se le asigna un peso que corresponde a 10 para las
unidades, ya que 10 = 1; para las decenas ya que 10 = 10; 10 para las centenas ya que 10 =
100, etc..
Otro sistema numrico es el binario el cual tiene b ase 2, ya que dispone de dos dgitos (0 y
1) para representar las cantidades.
Ejemplo
Pgina 3
CONVERSIN DE BINARIO A DECIMAL
Cada dgito o bits tiene asignado un peso en base 2 de orden creciente a partir del bit
menos significativo. Para efectuar la transformacin a decimal sumaremos todos los pesos
para los que el bits tome el valor 1.
Ejemplo
16 8 4 2 1 16
4
2 2 2 2 2 2
2210
1 0 1 10
101102 =2210
101012 =
11112 =
111002 =
10012 =
Pgina 4
Ejemplo
7 6 5 4 3 2 1 0
0 0 0 0 0 0 0 1 Representa +1
10
1 0 0 0 0 0 0 1 Representa 1
10
0 1 1 1 1 1 1 1 Representa +127
10
1 1 1 1 1 1 1 1 Representa 127
10
Bits Signo
Como se observa usando representaciones con signos, el nmero mayor que se
pueda representar es 127 , por lo que representa cantidades mayores ser necesario
aumentar la cantidad de bits a utilizar en la representacin. Por ejemplo, usando 16 bits se
puede representar nmeros con signos hasta 32768 10.
Pgina 5
SISTEMAS NUMERICOS UTILIZADOS
EN ELECTRONICA DIGITAL
Pgina 6
NUMEROS HEXADECIMALES
Para tal efecto, se confecciona un sistema pesado, en el que cada digito o bits tiene
asignado un peso en base 16 da orden creciente a partir del bits menos significativo el que
se multiplica por cada smbolo del sistema hexadecimal, luego los valores parciales que se
obtengan se suman para, obtener la conversin a decimal.
Ejemplo
Se divide el nmero decimal por 16 en fora sucesiva hasta obtener un resto final
menor que 16.
Ejemplo
584 : 16 = 36
10
104
bms 08
36 : 16 = 2
4
2 : 16 = 0
bms 2
Pgina 7
Ejercicios:
1084 =
10
255 =
10
En este caso para la conversi n diremos que cada digito hexadecimal ser
representado en su equivalente binario, pero empleando en cada caso 4 bits.
Ejemplo
F F 16 4 3 C 16 2 4 B 16
Ejemplo
C A 916 3 6 E16
Pgina 8
ARITMTICA BINARIA
Para efectuar la suma binaria basta tener presente las sigui entes reglas:
0+0 =0
0+1 =1
1+0 =1
1+1 = 0 con reserva de 1
1+1+1 = 1 con reserva de 1
Ejemplo:
1 1 (reserva) 1 1 1 1 (reserva)
1 1 0 1 1310 1111 15 10
1 1 1 0 14 10 111 7 10
+ +
1 1 0 1 1 2 27 10 10110 2 2210
1 0 0 1----- 9 1 0 0 1 1----- 19
+ 1 0 1-----+ 5 + 1 1 0 0 1-----+ 25
1 0 1 1 1-----23
+1 1 0 1 1-----27
1 1 0 1 1 (1)
1 0 1 1 0 (2)
1 0 1 1 1 (3)
+1 1 1 1 0 (4)
Pgina 9
2 UNIDAD: SISTEMAS DE LGICA COMBINACIONAL
b) Compuerta u operador OR :
Pgina 10
Cada compuerta est diseada para una funcin determinada y esa funcin se puede
comparar mediante una tabla que indica todas las posibilidades combinaciones de entrada y
su salida. Esta tabla recibe el nombre de Tabla de verdad.
La cantidad de combinaciones que es capaz de manejar una determinad a compuerta
lgica depender del nmero de entradas ; por ejemplo, si la compuerta en cuestin consta
de dos entradas, la base del sistema que es 2 se eleva a un exponente igual a su nmero de
entradas:
Combinaciones de entrada
A B A.B
0 0
0 1
1 0
1 1
Combinaciones de entrada
A B C A.B.C
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1
Pgina 11
a) Un pulso negativo es igual a 0
b) Un pulso ms negativo que otro es 0
c) Un pulso positivo es igual a 1 Lgica Positiva
d) Un pulso ms positivo que otro es igual a 1
DEFINICIONES FUNDAMENTALES
VARIABLE BINARIA: Es aquella que puede tomar solo dos valores distintos. Estos
valores pueden designarse de diferentes f ormas:
a) 1 0
b) alto bajo
c) si no
d) cierto falso
FUNCION LOGICA.-
Una funcin lgica puede ser dependiente de una ms variables, pero no puede aceptar
ms que dos valores: 1 0.
La funcin lgica no queda definida si no se precisa que valor adopta para cada
combinacin posible de los valores de las variables.
TABLA DE VERDAD
Otra forma de expresar una funcin es mediante una tabla de verdad. La tabla de verdad es
una forma comoda de resumir los valores de una funcin para todas las combinaciones
posibles de las variables de entrada. Si la funcin depende de n cantidad de variables de
entrada, habra combinaciones posibles para los valores de las variables. La funcin se
Pgina 12
define por una tabla de verdad de varias columnas (una por cada variable y una para la
funcin) y varias lneas (una para cada combinacin de valores).
E1 E2 F
0 0 0
0 1 0
1 0 0
1 1 1
COMPUERTA Y (AND)
La caracterstica principal de esta compuerta es que para tener una salida 1, todas sus
variables de entrada deben valer 1.
Esta compuerta puede tener dos ms entradas, pero una salida.
Tabla de Verdad
ENTRADAS SALIDA
A B Y = A.B
0 0 0
0 1 0
1 0 0
1 1 1
Pgina 13
La expresin booleana para la compuerta AND indicada anteriormente es:
F=A.B F = AB
Esto se lee, A y B igual F . El punto entre las dos letras no indica multiplicacin.
Las leyes formales del lgebra booleana para la compuerta AND son:
Pgina 14
Ejercicios:
Indique cuales sern los pulsos de salida en las siguientes compuertas AND:
Pgina 15
COMPUERTA O (OR)
Esta compuerta se caracteriza por tener salida 1 cuando una todas sus entradas valen
1.
Pgina 16
La expresin booleana para la compuerta 0 (OR) indicada anteriormente es:
Y = A + B
Esto se lee como A o B es igual a Y. E1 signo ms en este caso no indica suma.
La compuerta 0 (OR), al igual que la Y (AND), puede tener varias entradas pero
una salida.
En la figura anterior se muestra un circuito formado por dos interruptores
conectados en paralelo y en serie con una l mpara indicadora. De acuerdo con la
configuracin del circuito, la lmpara encender si se cierra el interruptor A el B o ambos
interruptores. La tabla de verdad muestra la situacin del circuito, para cada una de las
posibles combinaciones de entrada .
Tabla de la verdad
ENTRADAS SALIDA
B A B+A
0 0 0
0 1 1
1 0 1
1 1 1
Pgina 17
COMPUERTA NO (NOT)
Ecuacin de Salida
F =A
Tabla de la verdad
ENTRADA SALIDA
A Y
0 1
1 0
Pgina 18
Resumiendo, podemos apreciar que a la situacin de la salida de este circuito
correspondiente siempre a la condicin opuesta a la existente en la entrada. Esto queda de
manifiesto en la tabla de verdad que se muestra junto a la configuracin circuital.
7408 7432
Pgina 19
7404
Pgina 20
Notese que cuando todas las entradas que dan desconectadas (flotantes), el led de
salida indica la existencia de un uno lgico en la salida, esto se debe a que cuando una
entrada se encuentra flotante, esta queda conectada internamente a travs de una resistencia
a Vcc, tal como lo muestra la fig ura siguiente:
7408
En la figura siguiente se muestra la disposicin circuital para obtener la tabla de verdad del
operador OR, para lo cual se utiliza ahora el chip 7432 el que contiene cuatro operadores
OR de dos entradas cada uno.
Pgina 21
Al igual que en el caso anterior, un led encendido indica un estado lgico uno, mientras
que un led apagado indica un estado lgico cero.
Finalmente, en la prxima fi gura se muestra el circuito de prueba para obtener la
tabla de verdad de un operador NOT, para lo cual se utiliza el chip 7404, el que contiene
seis operadores NOT o inversores. En este caso al igual que en los anteriores, el resto de
los operadores contenidos en el chip realizan exactamente la misma funcin.
COMPUERTA NAND
Pgina 22
entrega un cero a su salida solamente cuando todas sus entr adas se encuentran en estado
lgico uno, siendo la salida uno si una ms entradas se encuentran en estado cero.
El circuito integrado que se muestra a continuacin (IC 7400) contiene cuatro compuertas
NAND, las cuales quedarn en condiciones de operar al aplicar polarizacin entre los
terminales 7 y 14 del chip.
7400
Pgina 23
Para obtener la tabla de verdad del circuito en cuestin ser necesario conectar una
de las compuertas contenidas en el chip tal como lo muestra la figura siguien te. Luego
mediante los terminales que han quedado libres (a y b), se realizarn las distintas
combinaciones de entrada a objeto de obtener la correspondiente tabla de verdad.
COMPUERTA NOR
Pgina 24
En esta figura se muestra adems la funcin de la compuerta mediante la
correspondiente tabla de la verdad. Bsicamente la compuerta NOR entrega una funcin, la
cual corresponde a la negacin de la funcin realizada por la compuerta OR.
En la figura siguiente tambin se muestra el smbolo utilizado para representar a
esta compuerta.
Pgina 25
NOTA:
Cuando se puentean las entradas de una compuerta NAND o NOR, estas pasan a
comportarse como una compuerta NOT o inversora.
Ejercicios: Indique cual seria el tren de pulsos de salida en la compuerta NOR si la entrada
b se encuentra en 1 lgico:
Solucin:
Pulso a = Pulso e =
Pulso b = Pulso f =
Pulso c = Pulso g =
Pulso d = Pulso h =
Esta compuerta se caracteriza por entregar en su salida un bit 1 solo cuando en sus
entradas hay un nmero impar de 1, por esta razn se le considera como un detector de
nmero impar de 1.
El circuito lgico XOR puede ser formado con compuertas AND OR e inversores.
Pgina 26
Tabla de verdad
ENTRADAS SALIDA
B A Y
0 0 0
0 1 1
1 0 1
1 1 0
Solucin:
Pulso a = Pulso e =
Pulso b = Pulso f =
Pulso c = Pulso g =
Pulso d = Pulso h =
Solucin:
Pulso a = Pulso e =
Pulso b = Pulso f =
Pulso c = Pulso g =
Pulso d =
Pgina 27
Solucin:
Pulso a = Pulso e =
Pulso b = Pulso f =
Pulso c = Pulso g =
Pulso d =
Esta compuerta se caracteriza por negar las funciones XOR y por este motivo se considera
a esta compuerta como un detector de nmero p ar de 1.
Ejercicios: Indique cual ser el tren de pulsos de salida de las siguientes compuertas:
Pgina 28
Solucin:
Pulso a = Pulso e =
Pulso b = Pulso f =
Pulso c = Pulso g =
Pulso d =
Solucin:
Pulso a = Pulso e =
Pulso b = Pulso f =
Pulso c = Pulso g =
Pulso d =
Pgina 29
De acuerdo a lo indicado, la funcin AND se representa relacionando la variables de
entrada con el smbolo . o bien, , tal como se muestra a continuacin:
Y=A+B+C+D
Y=A= o bien Y = A =
1) Resolver parntesis
2) Realizar operaciones AND
3) Realizar operaciones OR
Los complementos se resolvern en el orden que corre sponda para ejecutar las
operaciones antes indicadas.
En la figura siguiente se muestra cmo se transform a un circuito lgico la
expresin literal:
Y = A . ( + B)
Pgina 30
Ntese que en la implementacin de este circuito se ha utilizado una compuerta OR de dos
entradas, una compuerta AND tambin de dos entradas y un inversor NOT.
En este diagrama las dos lineas verticales son los conductore s que poseen el estado de las
variables A y B. Luego, siguiendo el orden de prioridad de las operaciones lgicas se
resuelve el parntesis, de lo cual resulta una compuerta OR de dos entradas a las cuales
deben llegar las variables A y B. Ntese que la variable A debe llegar complementada,
razn por la cual se utiliza un inversor.
En estas condiciones a la salida de la compuerta OR se tendr una funcin lgica que
tendr la siguiente expresin literal:
+ B
Pgina 31
Ntese que en esta expresin literal existen operaciones lgicas entre parntesis que a su
vez, se encuentran entre parntesis ms externos; en esto s casos se comenzar primero por
resolver aquellos ms externos para continuar hacia fuera con los siguientes. En el
diagrama mostrado en la figura se muestra en los distintos puntos del circuito la expresin
literal parcial que le corresponde, por lo tan to al avanzar hacia la salida del circuito se
obtiene la expresin literal original.
Y = a + b + ca
Y = (ab + c) ac + b
Y = abc + bd + bc
Y = a (cd + ab) (((a + b) c + d) a + ad)
Y = bc + bd + ab + ac
Pgina 32
En la figura siguiente se muestra como obtener la expresin literal de una funcin
que se encuentra implementada en un circuito. Los puntos indicados desde A hasta E
corresponden a subfunciones que actan como entradas de los circuitos siguientes
Pgina 33
CONVERSIN DE COMPUERTAS USANDO INVERSIONES
Ejemplo:
Pgina 34
Ejercicios: Desarrolle la tabla de verdad, ecuacin de salida y compuerta equivalente de los
siguientes circuitos lgicos:
ENTRADAS SALIDA
B A Y
0 0
0 1
1 0
1 1
Pgina 35
ENTRADAS SALIDA
B A Y
0 0
0 1
1 0
1 1
ENTRADAS SALIDA
B A Y
0 0
0 1
1 0
1 1
ENTRADAS SALIDA
B A Y
0 0
0 1
1 0
1 1
Seale cual sera la compuerta resultante si en los cuatro ejemplo s sealados se eliminara el
inversor de salida.
Pgina 36
1) Compuerta ______________________
2) Compuerta ______________________
3) Compuerta ______________________
4) Compuerta ______________________
1)
ENTRADAS SALIDA
C B A S
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1
Expresin Booleana
Y=A.B+B.C o bien Y = AB + BC
Los circuitos lgicos AND OR pueden presentar diversas variantes cuando funcionan en
combinacin con compuertas inversoras. A continuacin se presentan diversas
combinaciones a las cuales se deber desarrollar su respectiva tabla de verdad, basndose
en los ejemplos antes enunciados, agregando adems la correspondiente expresin
booleana:
Pgina 37
2)
ENTRADAS SALIDA
C B A S
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1
Expresin booleana:
Y =
3)
Pgina 38
ENTRADAS SALIDA
C B A S
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1
Expresin booleana:
Y =
4)
ENTRADAS SALIDA
C B A S
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1
Pgina 39
Expresin booleana:
Y =
5)
ENTRADAS SALIDA
C B A S
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1
Expresin booleana:
Y =
6)
Pgina 40
ENTRADAS SALIDA
C B A S
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1
Expresin booleana:
Y =
7)
ENTRADAS SALIDA
C B A S
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1
Pgina 41
Expresin booleana:
Y =
ENTRADAS SALIDA
C B A S
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1
Expresin booleana:
Y =
1.-
Pgina 42
2.-
3.-
4.-
5.-
Pgina 43
6.-
7.-
8.-
9.-
Pgina 44
10.-
1) Y =_________________ 6) Y =_________________
2) Y =_________________ 7) Y =_________________
3) Y =_________________ 8) Y =_________________
4) Y =_________________ 9) Y =_________________
5) Y =_________________ 10) Y =________________
Pgina 45
CODIGOS BINARIOS
Los sistemas digitales slo procesan nmeros binarios (ceros y unos) , de los
cuales han surgido varios cdigos para realizar funciones especficos en equipos digitales.
Estos cdigos usan ceros y unos, pero sus significados pueden variar segn el cdigo.
Para pasar de cdigo a cdigo en los sistemas digitales se emplean los traductores
electrnicos, tambin denominados codificadores y decodificadores.
Pgina 46
CODIGOS BINARIOS PESADOS
Cdigo decimal codificado en Binario (BCD)
Bcd = Del Ingls Binary Coded Decimal.
BCD
DECIMAL 8 4 2 1
0 0 0 0 0
1 0 0 0 1
2 0 0 1 0
3 0 0 1 1
4 0 1 0 0
5 0 1 0 1
6 0 1 1 0
7 0 1 1 1
8 1 0 0 0
9 1 0 0 1
Decimal 1 5 0
BCD 0001 0101 0000
Decimal 3 2 8 4
BCD 0011 0010 , 1000 0100
Pgina 47
CONVERSIN BCD FRACCIONARIO A DECIMAL
CODIGOS ALFANUMERICOS
Pgina 48
Los Bit pueden ser codificados para representar nmeros, letras del alfabeto y
signos de puntuacin, dando origen a los cdigos alfanumricos. Uno de estos cdigos (7
Bit) es el AMERICAN STANDARD CODE FOR INFORMATION INTERCHANGE
(ASCII, se pronuncia ASKI) este cdigo se utiliza ampliamente en las computadoras
pequeas, para traducir de los caracteres del teclado al lenguaje de la computadora. La
tabla de la Figura anterior muestra una lista completa de todas las combinaciones del
Cdigo ASCII.
Otro cdigo ampliamente utilizado es el EXTENDED BINARY CODED
DECIMAL INTERCHANGE CODE (EBCDIC, se pronuncia EBSIDIK). Una parte
del cdigo EBCIDIC se muestra en la Figura anterior. Se puede advertir que utiliza 8 Bitz
y por lo tanto puede tener ms variaciones y caracteres que el cdigo ASCII; por esta razn
el cdigo EBCDIC se utiliza en muchas de las computadoras ms grandes.
7= T=
ESPACIO = R=
E= O=
L= N=
E= E=
C= S=
Pgina 49
CONVERSIN DE CODIGO S
Una de las aplicaciones que tienen las compuertas l gicas en los sistemas digitales
es la de convertidores de cdigos, de los cuales los ms utilizados son el BINARIO, BCD
(8421), OCTAL, HEXADECIMAL y por supuesto el DECIMAL.
La principal ventaja de los convertidores de cdigo es que permiten convertir el
lenguaje humano (decimal) a lenguaje de mquina y viceversa.
Pgina 50
FIG. A Codificador comercial de prioridad
Decimal a BCD
1 2 3 4 5 6 7 8 9 D C B A
A A A A A A A A A A A A A
X X X X X X X X B B A A B
X X X X X X X B A B A A A
X X X X X X B A A A B B B
X X X X X B A A A A B B A
X X X X B A A A A A B A B
X X X B A A A A A A B A A
X X B A A A A A A A A B B
X B A A A A A A A A A B A
B A A A A A A A A A A A B
Pgina 51
CODIFICADORES
Tal como se indic, la funcin del codificador en una calculadora es la de traducir una
entrada decimal a cdigo binario BCD (8421).
La figura A muestra un codificador de 10 entradas y 4 salidas, el cual puede tener
solo una entrada activa, la que a su vez produce una salida nica.
Los crculos de las entradas significan que estas podrn ser activadas por el 0 lgico
o bajo; en cambio, los crculos de las salidas significan que en estado inactivo, las salidas
permanecen en 1 lgico o alto y cuando son activadas pasan a 0 lgico. Los inversores de
la salida permiten invertir la salida a su forma normal.
Otra caractersticas de este codifica dor es que no posee entrada cero. La entrada
decimal cero significa que la salida D C B A ser 1111 y por la presencia de los inversores,
la salida final aplicada los indicadores BCD ser 0 0 0 0. Cuando esto sucede, se dice que
las entradas estn flotando. En este caso flotan en alto 1 lgico.
El codificador de la Fig. A es un dispositivo TTL de serie la 74147 cuya tabla de
verdad es la que se observa en la Fig. B.
La primera lnea de la tabla de verdad es para cuando no hay entradas. Cuando todas
las entradas flotan en alto, las salidas tambin flotan en alto, lo que como se indic
anteriormente se interpreta como 0 0 0 0 en los indicadores BCD.
La segunda lnea muestra la entrada decimal 9 activada por un 0 lgico, lo que
produce BAAB en las salidas DCBA; los cuatros inversores invierten BAAD, obtenindose
de ellos la combinacin lgica ABBA, que al ser aplicada a los indicadores BCD, stos
interpretarn como 1001 que es la forma de representar al nmero 9 decimal en BCD.
La segunda lnea de la tabla de verdad tambin muestra las entradas 1 al 8 marcadas
con una X que significa irrelevante. Una entrada irrelevante puede ser alto bien bajo.
Este codificador tiene un mecanismo de prioridad que activa el nmero mayor que tiene
entrada baja. Si por cualquier motivo en el momento de activar el 9 se activara
simultneamente cualquier nmero menor, por ejemplo el 5, la salida final sera 1001, ya
que el codificador solo activa la salida del nmero mayor. Si en cambio, se activa el
nmero 5, segn la tabla de verdad los nmeros superiores a ste quedan en estado lgico
alto (1 lgico) y no en estado irrelevante.
Esta caracterstica permite mantener para todos los nmeros, la prioridad que activa al
nmero mayor que tiene entrada bajo (0 lgico).
PROBLEMA: Haga una lista de las salidas en los indicadores BCD 8421 para
cada una de las ocho combinaciones de entrada que se muestran en la Fig. C.
Se debe recordar que el mecanismo de prioridad activa al nmero mayor que tenga
entrada baja o 0 lgico.
Pgina 52
SOLUCION:
PULSO a = PULSO c = PULSO e = PULSO g =
PULSO b = PULSO d = PULSO f = PULSO h =
Pgina 53
FIG. D Smbolo lgico de un decodificador comercial
A = ALTO
B = BAJO
Pgina 54
La tabla de verdad para el decodificador 7442 se muestra en la Fig. E. La primera
lnea, que representa al 0 decimal, muestra a todas las entradas en Bajo (B). Con la entrada
BBB (0000), la salida decimal 0 del decod ificador se activa a un estado lgico B. El
inversor del extremo inferior convierte esta salida a un estado lgico A, lo que permite
lograr el encendido del indicador de la salida decimal correspondiente al N 0. Los dems
indicadores permanecen apagados .
De la misma manera, la quinta lnea que representa al decimal N4, muestra la
entrada BCD como BABB (0100). Esto hace que la salida decimal 4 del decodificador se
active a un estado lgico B, que se invierte iluminando al indicador decimal N4. De est o
se deduce que este decodificador tiene entradas activadas en alto (A y salidas activadas en
Bajo (B).
Considrese la lnea 11 de la Fig. E, cuya entrada es ABAB 1010 y que representa
al decimal. Ya que el cdigo de salida no contiene este nmero, se co nsidera que esta es
una entrada no vlida y ningn indicador de salida podr iluminarse. Se puede notar en la
tabla de verdad que las 6 ltimas lneas de la tabla de verdad muestran entradas no vlidas,
por lo tanto con cualquiera de estas entradas aplica das al decodificador los indicadores
permanecern apagados.
PROBLEMA: Indique cuales sern las salidas activas del decodificador 7442 para cada
una de las siguientes combinaciones de pulsos que se aplican en sus entradas A -B-C-D.
Pgina 55
SOLUCION:
PULSO i =
PULSO J =
IDENTIFICACIN DE SEGMENTOS
Pgina 56
La Figura seala una batera de 5 volt conectada a un LED simple. Cuando se cierra el
switch una corriente cercana a los 20 mA flu yen por el circuito iluminando al diodo LED.
El resistor de 150 ohms se coloca en el circuito para limitar la corriente circulante a
20 mA.
Debido a que los diodos LED admiten una sola polaridad, el catodo debe quedar
conectado hacia el negativo (GND) d e la batera y anodo hacia el positivo.
Normalmente la polarizacin directa que acepta un diodo LED flucta entre 1,7 V y
2,2 V segn el tipo.
La Figura siguiente muestra una pantalla LED de siete segmentos. Cada segmento (de a
hasta g) contiene un diodo LED, los cuales a su vez se encuentran con sus anodos unidos,
por lo que este dispositivo recibe el nombre de pantalla o display tipo LED de nodo
comn.
Las entradas de la izquierda corresponden a cada uno de los ctodos LED, las cuales
podrn ser conectadas a la salida de un decodificador BCD a decimal que active los
segmentos que permitan representar el nmero procesado.
Pgina 57
La Fig siguiente muestra la forma como se puede conseguir el encendido de los siete
segmentos que forman la pantalla. Se puede deducir que de la combinacin de encendido
de los switch de entrada, se podr lograr que la pantalla represente cualquiera de los
nmeros decimales comprendidos entre el 0 y el 9 inclusive.
PROBLEMA: Segn la figura anterior, s eale cuales switch de entrada debern cerrarse
para dar forma a los siguientes nmeros:
1= 5=
2= 6=
3= 7=
4= 8=
Pgina 58
TABLA DE VERDAD SIMPLIFICADA DEL DECODIFICADOR 7447 BCD
PARA SIETE SEGMENTOS
B = BAJO A = ALTO
OFF = APAGADO ON = ENCENDIDO
PROBLEMA: Seale cuales son los N o indicaciones que representar la pantalla decimal
para las siguientes combinaciones binarias en la entrada del decodificador 7447 -BCD para
siete segmentos.
Pgina 59
SOLUCION:
PULSO a = PULSO f =
PULSO b = PULSO g =
PULSO c = PULSO h =
PULSO d = PULSO i =
PULSO e = PULSO j =
El visor de cristal lquido opera en muy diferente formas que el tipo LED. Un LED
genera luz de salida en tanto que un LCD controla la luz. El LCD necesita una entrada de
luz para ser visto mientras que el LED produce su propia luz. La principal ventaja del
anunciador de cristal lquido es que consume una cantidad extremadamente pequea de
potencia.
En la figura se muestra el diagrama de un LCD comn: La construccin es de un
LDC de efecto de campo. Cuando se energiza el segmento LCD aparece negro en
comparacin con el resto de la superficie brillante. El segmento e est energizado en la
ilustracin. En resto de los segmentos son casi invisibles.
La clave de operacin del LCD es el fluido nemtico, el cual es un cristal lquido.
Esta intercalado entre dos placas de vidrios. Se aplica voltaje a travs del fluido nemtico
de la parte superior metalizada del se gmento al plano metalizado posterior. Entonces el
fluido transmite la luz en forma diferente y el segmento energizado del visor se vuelve
visible.
Pgina 60
Los anunciadores de cristal lquido se energizan con voltaje de CA; en la figura se
observan las entradas.
En la figura se aprecia la construccin y operacin de un LCD de efecto de campo con siete
segmentos.
FAMILIAS BIPOLARES
PROPIEDADES:
TIPOS ESPECIALES
TECNOLOGA SCHOTTKY
Pgina 61
2) ECL (EMITTER CUPLED LOGIC). -
PROPIEDADES:
- Las funciones lgicas son obtenidas a travs de transistores en paralelo con los emisores
acoplados.
- Tiempos de propagacin de 1 ns / gate, obtenidos con transistores operando en la regin
no saturada.
- Baja inmunidad al ruido
- Consumo elevado (30 mW / gate).
Familia de integrados con alta inmunidad al ruido, para aplicaciones en control industrial o
en ctos sujetos a altos niveles de ruido.
PROPIEDADES:
- Trabaja con voltajes ms altos que la familia TTL (15 V), soporta niveles de ruido 4 volt.
- La inmunidad a ruidos estticos o dinmicos se debe a un diodo zener colocado
internamente.
- En aplicaciones ms crticas, la inmunidad al ruido dinmico puede ser reforzada por un
capacitor colocado externamente.
Familia con tecnologa para aplicaciones en sistemas donde se requiere alta inmunidad al
ruido (como la familia LSL), pero sin la posibilidad de colocacin de un capacitor externo.
Pgina 62
FAMILIAS DE MOS
PROPIEDADES:
2) P MOS
3) N MOS
Las familias bipolares se consiguen con CI que contienen partes comparables a los
transistores bipolares discretos, diodos y resistores.
Otro grupo de familias de CI digitales utiliza la tecnologa de semiconductor de
metal oxido (MOS) que contiene partes comparables a transistores de efecto de campo de
compuerta aislada (IGFETS).
Los fabricantes comnmente clasifican a los circuitos in tegrados en grupos basados
en la complejidad de los circuitos:
Pgina 63
TIPOS DE LOGICA
Pgina 64
PRCTICA
ELECTRNICA
INDUSTRIAL
ENVO 10
Prohibida la reproduccin total o parcial de esta leccin sin autorizacin de sus editores, derechos
reservados
Pgina 65
ELECTRNICA DIGITAL
Consideraciones iniciales:
Para lograr un adecuado trabajo prctico en circuitos digitales, como por ejemplo el
armado de los mismos, caractersticas de los circuitos integrados utilizados, alimentacin
del circuito y comprobacin del funcionamiento de acuerdo a tablas de verdad, se hacen
necesarios los siguientes materiales:
A travs de una fuente regulada, como la que se muestra a continuacin, se pueden obtener
los distintos voltajes que se requieren para la polarizacin de los circuitos integrados de las
distintas lgicas.
Pgina 66
Es importante destacar que a este diseo se le pueden agregar los accesorios que el
interesado estime convenientes (Voltmetro, amperme tro, diodos leds, etc.)
1 = Adj. (Potenc.)
2 = Out.
3 = In. (40Vcc mx.)
Precauciones en el uso.
2.-PROTOBOARD.-
Pgina 67
La gran ventaja del protoboard radica en que su uso permite realizar el montaje de diversos
diseos electrnicos o experimentar los propio s, sin tener que recurrir al cautn y soldadura
para efectuar la conexin de componentes.
b) Dispone de tres columnas delgadas de 100 puntos cada una. Cada co lumna tiene
interconexin en grupos de 25 puntos verticales.
c) Tiene 4 columnas anchas de 320 puntos cada una. Cada columna posee interconexin
horizontal en grupos de 5 puntos.
Pgina 68
En nuestra prctica nos ser de mucha utilidad y su metodologa de operacin se explica de
la siguiente manera:
a) Cuando la punta est en el aire o conectada en un punto muerto del circuito bajo
prueba, D1 estar apagado y D2 tambin estar apagado
Este circuito puede ser montado dentro de un lpiz en desuso, otorgndole as mayor
movilidad.
Con lo anteriormente expuesto podemos resumir la operacin del circuito de la siguiente
forma:
Pgina 69
Circuito elctrico de la punta de prueba.
LISTA DE MATERIALES .
Pgina 70
4.-TESTER DIGITAL.
Permite verificar que el voltaje de alimentacin que polariza a los CI es acorde a su fam ilia
lgica. Se caracteriza en la gran precisin que se obtiene de la medicin.
5.-MANUAL DE CARACTERSTICAS.
Pgina 71
COMPROBACIN DE COMPUERTAS LGICAS E INTEGRADOS TTL.
1.-Verificar tabla de la verdad del CI 7404, que acta como sxtuple compuerta
inversora (Hex inverter).
Pgina 72
Para efectuar esta prueba, realice el siguiente con exionado:
b)Alimente el pin 14 del integrado con +5Vcc y el pin 7 con el negativo de la fuente.
c)El positivo de la fuente ser considerado como 1 lgico y el negativo como 0 lgico .
f)Repita estas pruebas con cada una de las restantes compuertas inventoras.
Conclusiones:............................................................. ..............................................................
...................................................................................................................................................
............................................... ....................................................................................................
2.-Verificar tabla de la verdad del CI 7400, que acta como cuadruple compuerta
NAND de dos entradas cada una .
Pgina 73
a) Inserte el CI 7400 entre dos columnas anchas del protoboard.
c) Alimente el pin 14 del integrado con +5Vcc y el pin 7 con el negativo de la fuente
h) Repita estas pruebas en cada una de las restantes compuertas que conforman al
integrado 7400.
3.-Verificar tabla de la verdad del CI 7402, que acta como cuadruple compuerta
NOR de dos entradas cada una.
Pgina 74
a) Inserte el CI 7402 entre dos columnas anchas del protoboard.
c) Alimente el pin 14 del integrado con +5cc y el pin 7 con el negativo de la fuente.
Conclusiones:...........................................................................................................................
.................................................................................... ...............................................................
...................................................................................................................................................
4.-Verificar tabla de la verdad del CI 7408, que acta como cuadruple compuerta
AND de dos entradas cada una .
Pgina 75
a) Inserte el CI 7408 entre dos columnas anchas del protoboard.
c) Alimente el pin 14 del integrado con +5Vcc y el pin 7 con el negativo de l a fuente
g) Repita estas pruebas en cada una de las restantes compuertas que conforman al
integrado 7408.
Conclusiones:...........................................................................................................................
...................................................................................................................................................
5.-Verificar tabla de la verdad del CI 7432, que acta como cuadruple compuerta OR
de dos entradas cada una.
Pgina 76
a) Inserte el CI 7432 entre dos columnas anchas del protoboard.
c) Alimente el pin 14 del integrado con +5Vcc y el pin 7 con el negativo de la fuente.
Conclusiones:...........................................................................................................................
....................................................................................................... ............................................
.................................................................................................................................
Pgina 77
PRACTICA DE LOGICA COMBINACIONAL
1)Utilice un integrado 7400 y un integrado 7404, para conformar una compuerta AND
de dos entradas.
Pgina 78
Compruebe luego el nivel de salida a la co mpuerta NAND y selelo en la tabla de la
verdad. Verifique posteriormente el nivel de salida de la compuerta inversora (pin 2 del CI
7404) y marquelo en la tabla de la verdad.
Conclusin:..............................................................................................................................
................................................................................................................................ ...................
...................................................................................................................................................
Pgina 79
3)Realice el siguiente montaje utilizando un CI 7400, un diodo led y u na resistencia de
150 ohms.
Pgina 80
f)Esquematizar el circuito a travs de compuertas lgicas. -
Pgina 81
a)Circuito a realizar:
b)Circuito a desarrollar.-
Pgina 82
d)Tabla de la verdad.-
B A A. B A. B A. B A. B+ A. B+ A. B+
0 0
0 1
1 0
1 1
a)Inserte los circuitos integrados entre dos columnas anchas del protoboard, a corta
distancia entre s.
a)
Pgina 83
-Desarrolle una tabla de verdad del circuito:
-A travs de la punta de prueba lgica verifique si los niveles de salida del circuito
coinciden con la tabla de la verdad.
b)
-Utilizando la punta de prueba lgica compruebe si los niveles de salida del circuito
concuerdan con la tabla de la verdad.
Pgina 84
c)
-A travs de la punta de prueba lgica verifique si los niveles de salida del circuito
concuerdan con la tabla de la verdad.
a)
Pgina 85
-Desarrolle la tabla de verdad del circuito:
-A travs de la punta de prueba lgica certifique si los niveles de salida del circuito
coinciden con la tabla de la verdad.
b)
-Por medio de la prueba lgica determine si los niveles de salida del circuito son
coincidentes con la tabla de la verdad.
Pgina 86
c)
-A travs de la punta de prueba lgica determine si los niveles de salida del circuito
coinciden con la tabla de la verdad.
Pgina 87