You are on page 1of 1

UNIVERSITE A.

MIRA DE BEJAIA
Facult de Technologie
Dpartement dElectronique
Module : Logique et Calculateurs / Electronique Numrique
Niveau : 3N6 / Licence LMD
Anne Universitaire : 2008/2009
EMD N : 1

Exercice N 01 : (8 pts)

Une porte majorit (MAJ) est un circuit qui dlivre un 1 en sortie si la majorit des entres sont 1 et un 0
si non.
Soit un circuit 3 entres x, y, z et 2 sorties F1 et F2 :

x Porte (MAJ)
y F1
z

Porte (MAJ)
Co
F2

1) Donner la table de vrit du circuit ?


2) Donner la 1re et la 2eme forme canonique de F1 et F2 ?
3) Donner les expressions algbriques simplifies de F1 et F2 ?
4) Donner le logigramme de ce circuit laide de portes NAND 2 entres uniquement ?
5) Raliser ce circuit laide de Multiplexeurs uniquement ?
6) Raliser ce circuit laide de dcodeurs 1/4 uniquement ?
7) Quelle est la fonction de ce circuit ?
pi
Exercice N 02 : (8 pts)

Soit une bascule AB active sur le front montant de lhorloge dont la table de vrit est donne ci-dessous :

A B Q+ On vous demande de :
1) Le graphe des tats de la bascule AB ?
0 0 2) Un diviseur de frquence par 2 avec AB ?
e
0 1 Q 3) Compteur asynchrone 0,1,5,6,7 ?
1 0 Q 4) Compteur synchrone 0,1,5,6 ?
1 1 1 5) Raliser une bascule RS laide dune AB ?
6) Raliser la bascule AB laide dune JK ?
Exercice N 03 : (2 pts)

On dsire reprsenter le volume dun cube de 5cm de cot par un nombre crit en binaire. Quel est le
nombre de bits minimum utiliser si lon dsire une prcision dau moins 1cm3.Dans ce cas quelle est la
prcision obtenue ?

Exercice N 04 : (2 pts)

Raliser un Additionneur/Soustracteur de 1bit avec des portes logiques (a i +b i +retenue) ?


C=0 : Additionneur C=1 : Soustracteur

You might also like