You are on page 1of 2

Dispositivos digitales programables

Profesor: M. C. Hctor Ramn Azcaray Rivera


Correo: hectorazcaray@utez.edu.mx
Cuatrimestre: 10
Grupo: A
Lunes
18:00 19:00
CC1 T2

Martes
16:00 18:00
CC8 Edificio 2

Mircoles

Jueves
17:00 20:00
CC1 T2

Viernes

Temario
Unidad 1

Entorno de programacin de los PLD


1.1 Interfaces y dispositivos de programacin para PLD
1.2 Lenguaje simblico estndar
1.3 Lenguaje VHDL

Unidad 2

Sistemas digitales embebidos en PLD


2.1 Lgica combinacional y secuencial con VHDL
2.2 Unidades de registro, memoria y ALU en VHDL

Unidad 3

Control de procesos con PLD


3.1 PLD contra Microcontrolador
3.2 Aplicaciones de control con PLD

Unidad 4

Lenguaje C para DSP


4.1 Arquitectura bsica de un DSP
4.2 Programacin para DSP

Unidad 5

Aplicaciones de los DSP en la industria


5.1 Mdulos embebidos DSP
5.2 Aplicaciones para el control de potencia utilizando DSP

Criterios de evaluacin
Prcticas, exposiciones e investigaciones
Exmenes parciales (3)
Tarea integradora

Programa de exmenes y tarea integradora


Fecha

Evento

Jueves
02/02/17
Jueves
16/02/17
Martes
11/04/17

Examen
parcial 1
Examen
parcial 2
Examen
parcial 3

Temas

Comprende los temas de las unidades 1 y 2.


Comprende los temas de la unidad 3
Comprende los temas de las unidades 4 y 5

30%
30%
40%

Martes
25/04/17

Tarea
integrador
a

Debe entregarse en formato fsico y digital, tal como se


describe en la rbrica de la tarea integradora, se entrega en la
semana 4 de actividades.

Polticas del curso

Todos los trabajos, reportes, prcticas, presentaciones y exmenes sern


elaborados en equipo.
Se tendr tolerancia de 20 minutos, por lo que se pasar lista al minuto 21 de la
primera hora de clase, quien no se encuentre se le asentar la falta.
Los reportes de las prcticas realizadas debern ser entregados la clase siguiente
a la realizacin de dicha prctica, de lo contrario no ser evaluada y no contar
para el porcentaje correspondiente.
No se permite ingerir alimentos durante las horas de clase, de ser necesario
nicamente se permite el consumo de agua.
Los proyectos y la rbrica de la tarea integradora ser entregada durante la
semana 4 de actividades.

Bibliografa

Maxines, D. y Alcal J. (2005). VHDL el arte de programar sistemas digitales.


Mxico. CECSA.
Zvonko, S. (2006). Lgica digital con diseo VHDL. Mxico. McGraw Hill.
Pardo, F. (2004). VHDL. Lenguaje para sntesis y modelado de circuitos. Mxico.
Ra-Ma.
Angulo, I. Angulo, J. y Zapirain, B. (2006). Microcontroladores avanzados DsPIC.
Controladores digitales de seales. Arquitectura, programacin y aplicaciones.
Espaa. Paraninfo Thomson International.
Trueba, I., Angulo, I. Etxebarra, A. y Angulo, J. (2006). Microcontroladores DsPIC.
Diseo prctico de aplicaciones. Espaa. McGraw Hill Interamericana de Espaa.

You might also like