You are on page 1of 27

1

Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)

Real Time Clock (RTC)


Luisa Fernanda Snchez, Alan David Erazo Vargas, James Manuel Gmes Urrea
{ lusanchez@unicauca.edu.co, alaner@unicauca.edu.co, jamesgomez@unicauca.edu.co.}
Universidad del Cauca
Resumen En este documento se presenta el procedimiento desarrollado para el diseo y
funcionamiento de un Reloj de tiempo real. ste reloj permite contabilizar el tiempo en un formato
de 24 horas, llevando slo el conteo de stas, no cuenta con el conteo de das, meses y aos.
El reloj de tiempo real es fundamental en el proceso de diseo de diferentes sistemas que deban
registrar la hora en la que ocurre algn evento.

1. ARQUITECTURA ESTRUCTURAL O DIAGRAMA EN BLOQUES


La configuracin en bloques del circuito correspondiente al Reloj de tiempo real (RTC),
est compuesto de tres bloques que se muestran a continuacin:

Diagrama 1. Bloque RTC

La siguiente Imagen, muestra el diagrama total del RTC implementado en Quartus:

2
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)

1. Entradas Diseadas para el circuito RTC:

Imagen 1. Circuito total RTC en Quartus.


Breve explicacin de cada entrada:
1. Cargar: Es una seal ingresada por el usuario que est conectada al bloque
AjustarHora y para este bloque, sta seal se comporta como la
seal de reloj de los registros de 4 Bits que componen el bloque. Cada que haya un
flanco de subida en la seal cargar se cargan los registros indicados por las seales
seleccionadoras de modo de ajuste S1 y S0.
2. Ajuste: Es la seal que le indica a los MOD del bloque Reloj cundo deben modificar

3
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)
los valores de sus salidas a los valores que entregan los registros del Bloque Ajuste de
Hora, los cuales son los valores de las entradas AJi.
3. S1 y S0: Son las entradas para indicarle al bloque Ajustar Hora el dato de tiempo
que se desee modificar, los minutos, los segundos o las horas.
4. Las entradas AJi, son los bits ingresados por el usuario en BCD, el tiempo al cual debe
ajustarse el reloj, dnde los bits AJ7, AJ6, AJ5, AJ4 con AJ7 como MSB y AJ4 como LSB,
son los bits que indican las decenas del Dato, y AJ 3, AJ2, AJ1, AJ0 con AJ3 como MSB y
AJ0 como LSB, son los bits que indican las unidades del Dato.
Lo anterior indica que, el ajuste del tiempo, se har ingresando datos en codificacin
BCD, y en grupos de 8 Bits, por lo que las Seales S1 y S0, hacen posible que puedan
modificarse los datos Segundos, Minutos y Horas, ya que estos datos son palabras de 8
Bits, donde 4 bits indican las decenas del nmero, y los otros 4 indican las unidades del
nmero.
2. Divisor de Frecuencia:

El Divisor de Frecuencia es el encargado de dividir la frecuencia de la seal del reloj


interno de la FBGA de Altera, para poder entregar al bloque Reloj un pulso de 1 Hz o
periodo 1 seg, esto para permitirle al bloque Reloj contar segundos, cada 60 segundos,
contar 1 minuto y cada 60 minutos, contar 1 hora. Para el diseo de este bloque se debe
tener en cuenta que el reloj interno de la FBGA de Altera genera un pulso con una
frecuencia de 50MHZ.
El diseo del Divisor de Frecuencia requiere de contadores asncronos, un MOD5 para
dividir la frecuencia de la seal del reloj interno de la FBGA de Altera de 50MHz a 1MHz,
luego este pulso de 1MHz debe entrar a un MOD10, el cual divide la frecuencia del pulso a
100KHz, otro MOD 10 divide la frecuencia del pulso de 100KHz a 10KHz, y as
sucesivamente; en total deben ser utilizados 1 MOD5 y 7 MOD10, de manera que el
ltimo MOD10 genere un pulso con una frecuencia de 1HZ.

4
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)

MOD5: un MOD5 requiere de 3 Flip-Flop J-K, por lo que tendr 3 salidas (MC 2,
MC1, MC0) donde MC2 es MSB, con una seal de truncamiento cuando las salidas
indiquen el nmero 5 binario (101), la seal de reloj del primer Flip-Flop JK, debe
ser la seal del reloj interno de la FBGA, los 3 Flip-Flops deben ser asncronos, y la
seal de reloj de entrada al MOD10 que le sigue debe ser la seal de truncamiento
de este MOD5.
Tabla de verdad 1. Seal de truncamiento MOD5

Seal de
Truncam
iento
MOD5
Tru1
1
1
1
1
1
0
X
X

Salidas MOD5
MC2
0
0
0
0
1
1
1
1

MC1
0
0
1
1
0
0
1
1

MC0
0
1
0
1
0
1
0
1

Mapa de Karnaugh 1.Seal de Truncamiento MOD5 "Tru1"

MC1
MC0

00

01

11

10

MC2
0

5
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)
1

2 + MC
0
Tru1= MC
Tru1= MC 2MC 0

En las siguientes imgenes se observa el modelo esquemtico del MOD5,


implementado con FF JK, su respectivo diagrama de bloque:

MOD10: para el diseo de un MOD10 son necesarios 4 Flip-Flop J-K, cada uno de
ellos generar una salida, por lo que se tendrn 4 salidas (MD 3, MD2, MD1, MD0),

6
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)
donde MD3 es MSB y MD0 es LSB, con una seal de truncamiento cuando las
salidas indiquen el nmero 10 binario (1010), los 4 Flip-Flops deben ser
asncronos.
Tabla de verdad 2. Seal de truncamiento MOD10

Salidas MOD10
MD3
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1

MD2
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1

MD1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1

MD0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1

Seal de
Truncamie
nto MOD10
Tru2
1
1
1
1
1
1
1
1
1
1
0
X
X
X
X
X

Mapa de Karnaugh 2. Seal de Truncamiento MOD10 "Tru2"

MD1
MD0
MD3 MD2
00
01
11
10
3+ MD
1
Tru2= MD

Tru2= MC 3MC 1

00

01

11

10

1
1
X
1

1
1
X
1

1
1
X
X

1
1
X
0

7
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)
En las siguientes imgenes se observa el modelo esquemtico del MOD10,
implementado con FF JK, su respectivo diagrama de bloque:
Imagen 1. MOD10 Implementado en Quartus

Imagen 2. Bloque MOD10 implementado en Quartus

3. Bloque Ajustar Hora:


El bloque Ajuste de Hora es el encargado de ajustar el reloj a la hora actual, o la hora que
en que el usuario desee que el reloj empiece a contabilizar la hora.
Para el diseo del bloque Ajuste de Hora es necesario tener en cuenta que el puerto serial
que dispone la FBGA de altera, basado en el estndar RS-232, permite la transmisin de 8
Bits, en un intervalo de tiempo determinado. Trabajando en codificacin BCD, el ajuste de
segundos, minutos y horas, se hace en bloques de 8 bits, de los cuales, los primeros 4 son
los bits que indican las unidades en BCD, y los ltimos cuatro indican decenas en BCD de
acuerdo al puerto serial diseado.

8
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)

Es necesario contar con 2 seales de entrada adicionales las cuales indiquen si deben
ajustarse los segundos, los minutos o las horas, o simplemente indiquen que no debe haber
ajuste, de la siguiente manera:
Entradas
seleccionadoras del
Modo De Ajuste
modo de Ajuste de
Seleccionado
Hora
S1
S0
Ajuste de
0
0
Segundos
Ajuste de
0
1
Minutos
1
0
Ajuste de Horas
1
1
No Ajuste
Para el funcionamiento de este bloque es necesario el diseo de un demultiplexor de 1 a 4 y
de un registro de 4 Bits para poder generar un bloque que se ha llamado Guardar Hora, el
cual usa demultiplexores y registros. Cada demultiplexor estar encargado de enviar el dato
de su lnea de entrada nicamente a una lnea de salida la cual corresponde a la salida
seleccionada por las entradas seleccionadoras S1 y S0, cada una de las lneas de salida est
conectada a una lnea de un registro diferente, de manera que finalmente, un registro
guarda el ajuste de los segundos, otro el ajuste de los minutos y el ltimo guarda el ajuste
de la hora.
Demultiplexor de 1 a 4:
Tabla de verdad 2. Demultiplexor de 1 a 4

Entrada

Entradas

Salida Seleccionada

9
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)
de Datos
E
0
1
1
1
1

Seleccionado
ras
S1
S0
X
X
0
0
0
1
1
0
1
1

Y3
0
0
0
0
1

Y2
0
0
0
1
0

Y1
0
0
1
0
0

Y0
0
1
0
0
0

Salida Y3:
Y 3=E S1 S 0
Salida Y2:
Y 2=E S1 S 0
Salida Y1:
Y 1=E S1 S 0
Salida Y0:
Y 0=E S1 S0
Las siguientes imgenes muestran la implementacin esquemtica en Quartus del
demultiplexor de 1 a 4, con la representacin de su bloque:

10
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)

Este Bloque Guardar


Horario est compuesto de 5
Demultiplexores 1-4 y 3 bloques llamados Registro4bits que como su nombre
indica, guarda el valor ingresado para los segundos, minutos y horas,
respectivamente para las unidades y decenas que se deseen modificar.

Registro 4 bits: para la construccin del registro de 4 bits se va a hacer uso de 4


Flip-Flop tipo D, los cuales van a tener la misma seal de reloj, es decir, sern
sncronos, el diagrama esquemtico de la implementacin en Quartus del registro de
4 bits, su respectivo bloque, y la simulacin son mostradas a continuacin:

11
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)

Guardar Horario: Este bloque se encarga direccionar cada bit de entrada a un


registro especfico, el cual ser seleccionado por las entradas seleccionadoras S 1 y
S0, un registro ser el encargado de guardar los bits que indican el ajuste de los
segundos, otro los bits que indican el ajuste de los minutos, y el ltimo registro se
encarga de guardar los bits que indican el ajuste de la hora. La Implementacin
esquemtica y el diagrama de bloque en Quartus se muestran a continuacin:

12
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)
En la anterior imagen se puede apreciar, que son usados 5 Demultiplexores, cuatro
direccionan los bits del dato que ajusta el tiempo, dependiendo de S1 y S0, los cuales eligen
si se debe ajustar los segundos, los minutos o las horas, el ltimo multiplexor se encarga de
direccionar la seal de reloj, la cual le indica al registro respectivo (elegido por S 1 y S0)
cuando debe guardar un dato. Adems son usados 3 Registros de 4 Bits, un registro guarda
4 bits del dato de ajuste de segundos, otro guarda 4 bits del dato de ajuste de minutos y el
ltimo registro guarda 4 bits del dato de ajuste de hora.

Finalmente el Bloque Ajustar est compuesto por 2 bloques Guardar Horario, uno de estos
bloques se encarga de guardar las Unidades del dato ajuste, y el otro de guardar las decenas
del dato ajuste.
Este bloque funciona de manera que primero se carga cada registro con el dato
correspondiente, dependiendo de las entradas seleccionadoras de modo de ajuste S 1 y S0, la
entrada CLK en este caso es la seal que le indica a los registros cuando deben guardar el
dato que est en sus entradas, luego es necesaria una seal adicional en el bloque reloj, la
cual le indicar a cada contador cuando debe cambiar el tiempo, es decir, primero se cargan
los registros con el dato deseado, y luego mediante la seal ajuste, el reloj ajusta el tiempo
desde el que comienza su cuenta.

13
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)
Imagen 3. Ajuste de Hora implementado en Quartus

3.2.3 RELOJ
Este bloque es el encargado de contabilizar segundos, cada 60 segundos,
contabilizar minutos y cada 60 minutos contabilizar horas, para su implementacin
es necesario el diseo de un MOD60 y un MOD 24, el MOD60 est compuesto por
un MOD6 y un MOD10, el MOD10 genera una seal de truncamiento cuando sus
salidas indiquen el nmero 10 en binario (1010), esta seal de truncamiento ser
la seal de reloj del MOD6, el cual genera una seal de truncamiento cuando sus
salidas indiquen el nmero 6 Binario (0110). A cada uno de los contadores deben
agregrsele una seal de entrada llamada seal Ajuste, la cual es la encargada de
indicar cuando debe ajustarse cada MOD a los valores del dato de ajuste que son
las salidas del bloque Ajuste Hora. Para la creacin de estos MOD se tendr en
cuenta las entradas Clear y Preset, de manera que si la seal Ajuste =1, los Flip
Flops no modificarn su estado independientemente del valor de los bits de ajuste
hasta llegar a la seal de truncamiento respectiva de cada MOD que es la que
reinicia el contador, por el contrario, cuando la seal Ajuste=0, los Flip Flops

14
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)
modificarn su estado, si el bit de ajuste es cero (Zj i = 0) el Flip Flop
correspondiente debe poner en su salida un cero mediante la entrada Clear (CLR)
y si el bit de ajuste es uno (Zj i=1) el Flip Flop correspondiente debe poner su salida
en uno mediante la entrada Preset. En total sern usados 2 MOD60, y un MOD24,
un MOD60 tendr como seal reloj el pulso generado por el divisor de frecuencia,
el cual se presenta con una frecuencia de 1Hz, este primer MOD60 tendr como
funcin contar segundos, cuando se hallan contado 60 segundos, el MOD6 que
compone el MOD60 genera la seal de truncamiento la cual ser la seal de reloj
del MOD60 siguiente, el cual estar contando minutos, la seal de truncamiento
del MOD6 que compone el segundo MOD60 ser la seal de reloj del MOD24, el
cual tendr la funcin de contar horas.
De acuerdo a lo anterior es necesario conocer las expresiones necesarias para la
implementacin de las seales CLR y PRS, por lo cual se hace la siguiente tabla
de verdad:
Tabla de verdad 3. Ajuste de Flip Flop

Entradas
Ajust
e
0
0
0
0
1
1
1
1
-

Truj

Zji

PRS

CLR

0
0
1
1
0
0
1
1

0
1
0
1
0
1
0
1

1
0
1
0
1
1
1
1

0
1
0
1
0
0
1
1

Ajuste: es la entrada encargada de controlar cuando debe modificarse el


valor de las salidas de cada Flip Flop componente del MOD respectivo.
Si Ajuste=0, cada Flip Flop componente del MOD modificar el valor de sus
salidas al valor que le indiquen las entradas Zji entradas de ajuste,

entregadas por el bloque Ajuste de Hora, con i=0,3 dependiendo del


caso.
Si Ajuste=1, los Flip Flops componentes del MOD respectivo, no
modificarn su estado, independientemente de los valores de Zji.
Truj: es la seal de truncamiento, la cual reinicia el contador (MOD) cuando
la seal Ajuste=1, de lo contrario, si Ajuste=0, la seal de truncamiento no
influir en los valores de salida de los Flip Flops componentes del MOD, ya
que si Ajuste=0, los valores de la salida deben ser, los valores que las
entradas Zji le indiquen.
Si Truj=0, el MOD reinicia su cuenta, es decir cada Flip Flop, vuelve al

15
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)
estado en que sus salidas son todas cero.
Si Truj=1, no se afecta la funcin del MOD como contador.
-

Zji: Zji con ( i=0,3 ) son las entradas de ajuste entregadas por el bloque
ajuste de Hora, donde, Zj3 modifica el valor de salida del Flip Flop al cual se
le ha asignado la salida Z3 al valor en que se encuentre Zj3, Zj2 modifica el
valor de salida del Flip Flop al cual se le ha asignado la salida Z 2 al valor en
que se encuentre Zj2, Zj1 modifica el valor de salida del Flip Flop al cual se
le ha asignado la salida Z1 al valor en que se encuentre Zj 1 y Zj0 modifica el
valor de salida del Flip Flop al cual se le ha asignado la salida Z 0 al valor en
que se encuentre Zj0.
Mapa de Karnaugh 2. Entrada PRESET (PRS)

Truj Zji
Ajuste
0
1

00

01

11

10

1
1

0
1

0
1

1
1

i
PRS ( Ajuste , Tru j , Zji ) = Ajuste+ Zj
Mapa de Karnaugh 3. Entrada CLEAR (CLR)

Truj Zji
Ajuste
0
1

00

01

11

10

0
0

1
0

1
1

0
1

Zj i+ Ajuste Tru j
CLR ( Ajuste , Tru j , Aji ) = Ajuste

MOD60: el Mod60 cuenta 60 Flancos de reloj, est compuesto por un


MOD10 encargado de contar las unidades y un MOD6 encargado de contar
las decenas, el MOD10 genera una seal de truncamiento al llegar a 10
Binario (1010), su seal de truncamiento ser la entrada de reloj del MOD6,
el cual generar una seal de truncamiento cuando sus salidas indiquen el
nmero 6 Binario (0110), el funcionamiento de cada uno de estos MOD se
modificar dependiendo delos valores de las seales externas Ajuste y Zji

(Dnde i= 0,3 ).

MOD10 con seales de ajuste: teniendo en cuenta el MOD10

16
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)
diseado anteriormente como componente del Divisor de Frecuencia,
se puede saber que la seal de truncamiento de un MOD10 que
tiene como seales de salida (A 3, A2, A1, A0) viene dada por la
funcin:
Tru3= A 3 A 1
Despus de hacer las adecuaciones necesarias para que los valores
de la salida del MOD10 puedan ser modificados, dependiendo de la
seal Ajuste, y los bits entregados por el bloque Ajuste de Hora, es
decir, despus de hacer la implementacin de las funciones CLEAR
(CLR) y PRESET (PRS), el circuito MOD10 implementado en
Quartus se muestra a continuacin.

Imagen 4. MOD10 con seales de Ajuste Implementado en Quartus

17
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)
Imagen 5. Bloque MOD10 con seales de Ajuste Implementado en Quartus

MOD6 con seales de ajuste: el MOD6, necesita una seal de


truncamiento cuando sus salidas (B 2, B1, B0, con B2 tomado
como MSB y Bj0 como LSB) indiquen el nmero 6 Binario.
Adems es necesario hacer las adecuaciones necesarias para
que el MOD6 pueda modificar sus valores de salida cuando
sea requerido el ajuste, esto dependiendo de las seales
Ajuste, Bj2 (la cual modificar el valor de salida del Flip Flop al
cual se le ha asignado la salida B2), Bj1 (la cual modificar el
valor de salida del Flip Flop al cual se le ha asignado la salida
B1) y Bj0 (la cual modificar el valor de salida del Flip Flop al
cual se le ha asignado la salida B0).
Tabla de verdad 4. Seal de truncamiento MOD6

Seal de
Truncamie
nto MOD6
Tru4
1
1
1
1
1
1
0
X

Salidas MOD6
B2
0
0
0
0
1
1
1
1

B1
0
0
1
1
0
0
1
1

B0
0
1
0
1
0
1
0
1

Mapa de Karnaugh 4. Seal de truncamiento "tru4"

B1 B0
B2
0

00

01

11

10

18
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)
1

Tru4 ( B2 , B1 , B 0 )= B 2 + B 1
Tru4 ( B2 , B1 , B 0 )= B 2 B 1
El diagrama esquemtico del MOD6 con seales de ajuste puede
observarse en las siguientes imgenes:
Imagen 6. MOD6 con seales de Ajuste Implementado en Quartus

Imagen 7. Bloque MOD6 con seales de Ajuste Implementado en Quartus

19
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)
Diagrama 2. Simulacin MOD6 en Quartus

El anterior diagrama de simulacin permite comprobar el correcto


funcionamiento del MOD6.
El MOD60 en su totalidad est compuesto por un MOD10 y un MOD6, y su
configuracin se muestra en las siguientes imgenes:
Imagen 8. MOD60 Implementado en Quartus

De la anterior imagen se puede observar que, hay una seal de reloj de una
frecuencia, dada de acuerdo al problema requerido, el MOD10 ser el
encargado de contar 10 Flancos de Reloj, es decir, contar de 0 a 9, y en
este caso ser en encargado de contar las unidades del dato requerido,

20
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)
luego el MOD 6 tendr como seal de reloj a la seal de truncamiento del
MOD10, por lo cual el MOD6 estar contando 6 Flancos de reloj cada 10
Flancos de reloj del MOD10, es decir contar de 0 a 5, y estar contando
las decenas del dato requerido, por lo que el MOD6 y el MOD10 unidos de
esta forma, conformaran un MOD60, el cual contar 60 flancos de reloj de
la frecuencia de la seal de reloj del MOD10, es decir, contar de 0 a 59.
Imagen 9. Bloque MOD60 implementado en Quartus

MOD24 con seales de ajuste: este contador tendr la funcin de


contar las horas, se compone de un MOD10 y un MOD3, este
contador tendr una seal de truncamiento adicional cuando sus
salidas indiquen el nmero 24 en BCD, es decir, el MOD10 se
truncar cuando las salidas del MOD24 (Q3, Q2, Q1, Q0, con Q3 MSB
y Q0 LSB las cuales conforman el MOD10) indiquen el nmero 10
Binario (1010) y adems se truncar tambin cuando las salidas del
MOD24 (Q5, Q4 con Q5 MSB y Q4 LSB que conforman el MOD3)
indiquen el nmero 2 binario es decir (10) y las salidas (Q 3, Q2, Q1,
Q0) indiquen el nmero 4 binario (0100), de forma parecida, el MOD3
se truncar cuando las salidas del MOD24 (Q 5, Q4 con Q5 MSB y Q4
LSB que conforman el MOD3), indiquen el nmero 3 Binario (11), y
tambin se truncar cuando tambin cuando las salidas del MOD24
(Q5, Q4 con Q5 MSB y Q4 LSB que conforman el MOD3) indiquen el
nmero 2 binario es decir (10) y las salidas (Q 3, Q2, Q1, Q0) indiquen
el nmero 4 binario (0100).
Primero se encontrar la seal de truncamiento de cuando un MOD3,
con salidas Q5, Q4 con Q5 MSB y Q4 LSB, indiquen el nmero 2
Binario.

21
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)
Tabla de verdad 5. Seal de truncamiento cuando MOD3 componente del MOD24, indique el
nmero 2 Binario (10)

Seal de
Truncamiento
cuando MOD3
indique 2 binario en
sus salidas
Tru5
1
1
0
0

Salidas MOD3
Q5
0
0
1
1

Q4
0
1
0
1

Se observa que:

Tru5=Q 5

Ahora hallamos la seal de truncamiento cuando el MOD10, con


salidas Q3, Q2, Q1, Q0, con Q3 MSB y Q0 LSB, indiquen el nmero 4
en Binario (0100).
Tabla de verdad 6. Seal de truncamiento MOD10 componente del MOD24, indique el nmero 4
Binario (0100)

Salidas MOD10
Q3
0
0
0
0
0
0
0
0
1
1
1
1
1

Q2
0
0
0
0
1
1
1
1
0
0
0
0
1

Q1
0
0
1
1
0
0
1
1
0
0
1
1
0

Q0
0
1
0
1
0
1
0
1
0
1
0
1
0

Seal de
Truncamiento
cuando MOD10
indique 4 binario en
sus salidas
Tru6
1
1
1
1
0
X
X
X
X
X
X
X
X

22
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)
1
1
1

1
1
1

0
1
1

1
0
1

X
X
X

Mapa de Karnaugh 2. Seal de Truncamiento MOD10 "Tru2"

Q1 Q 0
Q3 Q2
00
01
11
10

00

01

11

10

1
0
X
X

1
X
X
X

1
X
X
X

1
X
X
X

Tru6 =Q 2

Anteriormente se ha hallado que la seal de truncamiento del


MOD10 cuyas salidas son Q 3, Q2, Q1, Q0 con Q3 MSB y Q0 LSB viene
dada por la funcin:
Tru7 =Q3Q1
Entonces la nueva seal de truncamiento del MOD10, estar dada
por una combinacin de las seales Tru 5, Tru6 y Tru 7, de la siguiente
manera:

Tabla de Verdad 7. Nueva Seal de truncamiento del MOD3 y del MOD10

Salidas MOD6
Tru5
0
0
0
0
1
1
1
1

Tru 6
0
0
1
1
0
0
1
1

Tru 7
0
1
0
1
0
1
0
1

Nueva
Seal de
Truncamie
nto MOD10
Tru8
0
0
0
1
0
1
0
1

Nueva
Seal de
Truncamie
nto MOD3
Tru9
0
0
1
1
1
1
1
1

23
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)
-

Tru5: cuando Tru5=0, las salidas del contador MOD3 componente del
MOD24, estn indicando el nmero 2 binario (10).
Tru6: cuando Tru6=0, las salidas del contador MOD10 componente del
MOD24, estn indicando el nmero 4binario (0100).
Tru7: es la seal de truncamiento del MOD10, es decir, cuando Tru 7=0
indica cuando las salidas del MOD10 componente del MOD24, han
llegado al nmero 10 Binario (1010).
Se puede decir que la seal de truncamiento del MOD3 componente del
MOD24 solo depende de Tru5 y Tru4, ya que este solo se truncar
cuando el MOD 24 con salidas (Q 5, Q4, Q3, Q2, Q1, Q0) indiquen el
nmero 24 BCD.
Mapa de Karnaugh 5. Nueva seal de truncamiento MOD10 Tru8

Tru6
Tru7

00

01

11

10

1
0

1
1

1
1

0
0

Tru5
0
1

5 Tru
6 +Tru7
Tru8 ( Tru5 , Tru6 , Tru7 ) =Tru
Mapa de Karnaugh 6. Nueva seal de truncamiento MOD3 Tru9

Tru6
Tru7

00

01

11

10

0
1

0
1

1
1

1
1

Tru5
0
1

5 Tru
6
Tru9 ( Tru5 , Tru6 , Tru7 ) =Tru
El MOD24 despus de hacer las adecuaciones necesarias para que
sus valores de salida puedan ser modificados por las seales de
ajuste, es mostrado en la siguiente imagen luego de su
implementacin en Quartus.

24
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)
Imagen 10. MOD24 Implementado en Quartus

25
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)
Imagen 11. Bloque MOD24 implementado en Quartus

Diagrama 3. Simulacin MOD24

Finalmente el bloque Reloj est compuesto por 2 MOD60, un MOD 24 y 4


decodificadores de BCD a 7 Segmentos, este bloque reloj, podr ser ajustado
mediante el Bloque Ajuste de Hora, el cual entregar mediante las seales de
ajuste Zji, el valor al cual deben ponerse los Flip Flop de cada MOD.
El primero MOD60, tiene una seal de reloj la cual tiene un periodo de 1Hz, por lo
que este MOD contar 60 segundos, el segundo MOD60 contar minutos al tener
como seal de reloj, la seal de truncamiento del MOD 60 anterior, el MOD24
contar horas ya que su seal de reloj ser la seal de truncamiento del MOD60
que cuenta minutos. Finalmente para poder mostrar la hora en un Display de 7
Segmentos son utilizados los decodificadores de BCD a 7 segmentos.
El bloque reloj se muestra en la siguiente imagen:
Imagen 12. Reloj Implementado en Quartus

26
Universidad del Cauca. Luisa Fernanda Snchez G. Alan David Erazo V. James Manuel
Gmez U. Real Time Clock (RTC)

CONCLUSIONES
BIBLIOGRAFIA

27
Universidad del Cauca. Luisa Fernanda Snchez, Alan David Erazo V, James Gmez. Real Time Clock RTC.

INTRODUCCIN
Para el anlisis y desarrollo de este conversor, se usan los conceptos previamente adquiridos en
clase sobre lgica digital, usando as, el lgebra de Boole, queriendo con esto simplificar las
funciones obtenidas llegando a una expresin algebraica que cuando se configure resulte un circuito
de bajo costo. Tambin se usan los Mapas de Karnaugh, compuertas lgicas, y a lgica combinacin
con MSI que realizan funciones especficas comnmente usadas en el diseo de sistemas de
computadores digitales.
MARCO TERICO
En est
e proyecto, se usan conceptos bsicos sobre los circuitos combinacional

You might also like