You are on page 1of 8

Proyecto #4

En este proyecto que se presenta a continuacin. Se utilizaran los


conocimientos adquiridos durante la realizacin de los otros tres proyectos
expuestos anteriormente, entre estos conocimientos estn: el clculo de la
resistencia de base, colector, R1 y R2, obtener el punto de operacin del
transistor (punto Q) y calcular la potencia disipada por las resistencias a
utilizar.
Por ser el proyecto final se utilizara un amplificador de dos etapas que consta
de dos transistores y ambos polarizados por divisor de voltaje y tendrn los
mismos valores utilizados en proyecto anterior de manera de que al conectar
las dos etapas iguales, la ganancia de voltaje sea aproximadamente dos veces
mayor a la ganancia obtenida en el de una etapa.
Para entender con mayor facilidad el proyecto # 4, nos debemos hacer las
siguientes preguntas.
Cual es la finalidad de encontrar el punto Q (Vce, Ic)?
El punto de operacin nos permite visualizar en que regin o estado se
encuentra el transistor, esto se refiere a las tres posibles zonas que son:
1) Zona de saturacin: un transistor se encuentra saturado cuando su
corriente de colector es muy alta en comparacin a su voltaje entre
colector-emisor, y esta caracterstica es lo que crea lo que se conoce
como distorsin.
2) Zona lineal: esta es la zona ms deseada ya que en este caso el
transistor se encuentra en una regin donde a pequeos cambios en el
voltaje entre colector- emisor la corriente de colector no vara en gran
cantidad, se dice que un transistor en esta zona esta amplificando.
3) Zona de corte: en los casos donde un transistor se encuentra con un
voltaje entre colector-emisor muy alto, la corriente del colector tiende a
0 lo cual implica que la aplicacin en algunos casos sea de atenuar.
Que es la ganancia de voltaje?
Esta ganancia no es ms que encontrar una relacin entre el voltaje de salida
(Vo) y un voltaje de entrada (Vi), de manera que la expresin resultante sea
Av=Vo/Vi. Al tener un amplificador de dos etapas como el mostrado en la fig. 1
la ganancia total ser el producto de la ganancia de ambas etapas, por ello se
decidi utilizar dos etapas iguales de manera que ambas ganancias sean
aproximadamente iguales.
Para explicar el procedimiento de mejor manera se dividir en los pasos
realizados.
Paso 1: lo principal que se debe hacer es utilizar el circuito estudiado en el
proyecto #3 ya que teniendo los clculos pertinentes se debe agregar una
segunda etapa al circuito de manera que se tenga dos etapas iguales.

Paso 2: realizar en anlisis en CD, se estudian los circuitos por separado con
solo la fuente CD de 12 voltios de manera que se verifique que el punto Q no
difiere en gran cantidad entre los dos transistores utilizado. Ver fig. 2.

fig.2
Resultados obtenidos para ambas etapas
Etapa 1
Etapa 2
RE=33,90 ohmios
RE=33,34 ohmios
R1=9,8 kohmios
R1=11,83 kohmios
R2=3,5 kohmios
R2=3,51 kohmios
RC=99,2 ohmios
RC=100,54 ohmios
VCE=4,24 voltios
VCE=5,45 voltios
IC=61,8 m amperios
IC=53,33m amperios
En una primera instancia se puede ver que el voltaje difiere entre ambos
transistores. Esto se debe al hecho de que los transistores fabricados por la
misma compaa no garantiza que tendrn los mismos valores nominales de
funcionamiento, y esto es causa de que los transistores estn diseados con
materiales como el silicio o el germanio y son dopados con impurezas lo cual
crea esta consecuencia.

Otra observacin que cabe destacar es que ya que en el laboratorio no


disponemos de todos los valores de resistencias que nos exige el circuito,
muchas veces es necesario realizar una conexin entre varias resistencias de
manera de encontrar un valor aproximado al terico; este efecto se puede
visualizar al evaluar las resistencias de ambas etapas que difieren un poco
entre sus valores.
De igual manera se concluye que a pesar de estos errores prcticos se pueden
despreciar ya que de igual forma ambos transistores se encuentran en la zona
de amplificacin.
Paso 3: proceder a realizar la conexin entre ambas etapas para obtener un
amplificador de dos etapas y agregarle una fuente de voltaje alterna en la
entrada del amplificador. Esta fuente de alterna ser provista por un generador
de seales que tendr una forma senoidal, y una amplitud pico-pico de 100 mili
voltios, lo cual quiere decir que el voltaje pico es de 50 mili voltios y el valor
rms de esta seal es 35,35mVrms. Ver figura

Figura 3: en esta figura se observa la seal


que tiene el generador de seales y esta
siendo graficada por el osciloscopio, para
hallar el valor de tensin en alterna que
enva el generador de seales se cuentan el
nmeros de cuadros que abarca la amplitud
pico-pico de la senoide que sera igual a dos
cuadros, el voltaje ser el producto del
numero de cuadros por el nmero que nos
indica el time divisin que en este caso es de
50mili voltios. Dando por resultado VG=2
(50 (10^-3))=10010^-3Vpp.

Al realizar el anlisis AC se utiliza el circuito mostrado en la fig. 1.

Luego de montar el circuito se realizan mediciones de voltaje por medio del


osciloscopio en la entrada y salida de ambas etapas, tomando como entrada
VG.
Realizando las mediciones como lo indica la fig4.

Fig. 4
Se llegan a los siguientes resultados:

Primera etapa: voltaje medido en la salida de la primera etapa es decir en el


capacitor de acoplo C2, se coloca la punta del osciloscopio en un terminal de
C2 y el caimn en tierra.
Voltaje de C2=Vo=6Vpp
Este voltaje se puede calcular con el osciloscopio (ver fig. 5) con el mtodo
usado en VG, Vo=#de cuadrostime divisin=32=6Vpp.

fig. 5
Luego de haber calculado Vo se puede encontrar la ganancia
Av1=Vo/VG=6Vpp/100mVpp=60
Con esto podemos concluir el voltaje de salida de la primera etapa se
incremento 60 veces en relacin al voltaje de entrada cuando se utiliza el
capacitor de emisor (CE1).
Por otro lado se puede ver en la fig. 6 como disminuye la ganancia cuando se
retira el capacitor de emisor.
Arrojando como resultado Vo=65010^-3=0.3Vpp; logrando con esto un
incremento de 3 veces el voltaje de entrada ya que Av1=0,3Vpp/0,1Vpp=3

fig. 6
Segunda etapa: como se estn evaluando ambas etapas por separado, lo ms
lgico sera esperar que la ganancia de la segunda etapa ser la misma, pero
se debe recordar que los puntos de operacin difieren entre si y por ello se
vuelve a realizar una medicin de voltaje con el osciloscopio donde mediremos
el voltaje de salida de la segunda etapa en C3 y teniendo en cuenta que la
entrada es VG.
Obteniendo el siguiente resultado (ver fig. 7)
De manera que de igual forma se calcula el voltaje Vo=4,41=4,4Vpp y siendo
Av2=Vo/VG=4,4Vpp/0,1Vpp=44.
Con estos resultados podemos concluir que a pesar de tener etapas muy
parecidas, la deficiencia en la exactitud nos arroja estos resultados que aunque
no son completamente diferentes, podran ser ms cercanos si se controlara el
punto de operacin de ambos transistores.
Ahora bien al retirar el capacitor de emisor de la segunda etapa, la ganancia de
no se vio alterada en magnitud ya que el nuevo valor obtenido para la
ganancia seria Av2=2,9.

fig. 7
Paso 4: por ltimo se procede a calcular la ganancia total del amplificador que
tericamente ser Av=Av1Av2=6044=2640, pero en vista de que el
osciloscopio no est diseado para valores de esta magnitud, tomamos la
decisin de remover el capacitor de emisor de la primera etapa de manera de
que se disminuyera la ganancia total. As como se muestra en la fig. 8.

fig. 8
Donde tericamente nuestra nueva ganancia seria Av=Av1 (sinCE1)
Av2=344=132
Y luego para finalizar agregamos una resistencia de carga RL=1,5 kohmios. Y
nuestro voltaje de salida fue de 9Vpp (ver fig. 9) lo cual llevara a obtener una
ganancia total de 90, sin distorsin que es lo deseado.

fig. 9

Vo=1,85=9Vpp;Av=9Vpp/0,1Vpp=90

You might also like