You are on page 1of 9

INTRODUCCIN

Un circuito interfaz es aquel que se conecta entre el manejador


y la carga, su funcin consiste en tomar la salida del manejador y su
condicin de manera que sea compatible con los requerimientos de
carga. Este tipo de interconexin ocurre usualmente en circuitos
complejos, donde los diseadores utilizan distintas familias lgicas
para diferentes partes del sistema, a fin de tomar ventajas de los
puntos fuertes de cada familia.
Los CI de la misma lgica estn diseados para ser conectados
entre s sin necesidad de hacer consideraciones especiales, siempre y
cuando no se exceda las limitaciones de carga de cada salida.
Cuando se conecta la salida de un CI a la entrada de otro que
pertenece a una familia lgica diferente o a una serie diferente dentro
de la misma familia lgica, en general habr que preocuparse por los
parmetros de voltaje y corriente de los dos elementos.
Los valores de corriente de entrada para CMOS son
extremadamente bajos comparados con los de TTL. De este modo,
TTL no presenta ningn problema para satisfacer los requerimientos
para la corriente de los dispositivos de CMOS. Sin embargo existe un
inconveniente cuando se comparan los voltajes de salida TTL con los
requerimientos para el voltaje de entrada de CMOS.
La solucin es que la salida de TTL se conecte a una fuente de
5V con un resistor activo en alto. La presencia del resistor activo
ocasionara que la salida TTL se eleve aproximadamente a 5V en el
estado alto, con lo que dar una entrada en CMOS adecuada.

CONFIGURACIN ASTABLE
Un astable es un multivibrador que no tiene ningn estado
estable, lo que significa que posee dos estados "quasi-estables" entre
los que conmuta, permaneciendo en cada uno de ellos un tiempo
determinado. La frecuencia de conmutacin depende, en general, de
la carga y descarga de condensadores.
Entre sus mltiples aplicaciones se cuentan la generacin de
ondas peridicas (generador de reloj) y de trenes de impulsos.
En nuestra experiencia de laboratorio, elegimos hacer la
interface TTL-CMOS con la siguiente configuracin:

Cuando hacemos una interfase desde la familia TTL hasta la CMos,


debemos tener en cuenta que la tensin que entrega la primera es
muy baja en comparacin a la que necesita la segunda como entrada;
esto quiere decir que lo que una compuerta TTL entrega como un 1
lgico, no ser reconocido como tal, por la compuerta Cmos. Para
solucionar este inconveniente, colocaremos una resistencia, a la cual
llamamos resistencia de Pull-Up ,conectada a Vcc, sta debe tener
un valor tal que no produzca una circulacin de corriente mayor a la
que soporta el componente.
El valor predeterminado para esta resistencia, con una Vcc=5V es en
un rango entre 2KRp-u6K

Listado de los componentes utilizados:


Resistencia de pull-up= 4,7 K
Resistencia de Oscilacin=4,7 K
Capacitor = 0.1 F
2 Chips NAND, uno de cada familia lgica
De este modo, el circuito original, quedo como se puede
observar en la foto a continuacin:

Chip nand de dos


compuertas.CMos

Puesta a tierra de cada Chip

Luego del armado del circuito, procedimos a la conexin de la fuente


de 5V, y un osciloscopio, para poder observar la carga y descarga
del capacitor, y lo que sucede tanto en la entrada (sobre R de
oscilacin) y a la Salida ( Vo).
A bornes de la resistencia se observa:

La amplitud es de 3 V, y la frecuencia es:


7x10 s =70 s
1/70 s = 14285 Hz Aproximadamente 14 KHz
A la salida se visualiza:

La amplitud es de 3,5 V, y la frecuencia es:


4x 10 s=40 s
1/40 s= 25 KHz
Si bien en las fotos no se puede observar (ya que movimos la seal
sobre la pantalla para que la cuantificacin resultara mas sencilla a la
vista) ambos trenes de impulsos se encuentra desfasado en 180 entre
si.

CONFIGURACIN MONOESTABLE
El monoestable es un circuito multivibrador que realiza una funcin
secuencial consistente en que al recibir una excitacin exterior,
cambia de estado y se mantiene en l durante un periodo que viene
determinado por una constante de tiempo. Transcurrido dicho periodo
de tiempo, la salida del monoestable vuelve a su estado original. Por
tanto, tiene un estado estable (de aqu su nombre) y un estado casi
estable.

En la entrada comando, es necesario meter un tren de impulsos, de


este modo, sta seria la entrada variable del circuito. Esto se logra
ingresando un circuito astable ( como el explicado anteriormente)
,con un integrado 555, o con un tren de impulsos de onda cuadrada
ingresado desde un generador.
En principio hicimos un circuito monoestable, sin interface, es
decir con dos compuertas nand TTL y luego llevarlo a
interfase interface de CMOS a TTL.
Circuito sin interfase:

La imagen tomada con el osciloscopio a la entrada fue:

Y la obtenida a la salida fue:

Como se puede observar, se encuentran desfasadas 180 grados, no


las visualizamos a las dos juntas, porque una de las dos seales sala
de foco.

INTERFASE CMOS A TTL


Aqu el problema que se nos presenta, es que la compuerta de la
Familia CMos no entrega la cantidad de corriente que necesita la TTL,
por este motivo se debe colocar
un amplificador de corriente, y el

componente adecuado para realizar el acoplamiento es el transistor.


Es necesario tener en cuenta para los clculos, los valores de tensin
y corriente de estado inicial, para no alterar esa condicin y se
produzca una buena adaptacin. El modelo es el siguiente:

A continuacin se detallan los clculos, teniendo en cuenta a


cada transistor por separado:
Clculos para T2:
1)Malla de entrada:
5V=Vbe+IbRb+0.001

Ib=

2A
Rb= (5-0.7-0.01)/Ib
Rb= 2,2 M
En el circuito utilizaremos el doble de este valor, por si ocurriera el
caso ms desfavorable.
2)Malla de salida:
5V= Vce+IeRe
Re= (5-Vce)/Ib
caso de saturacin)
Re= 12 K
Para el clculo del T1:
1) Malla de entrada:
(Rb del T1 = Re del T2)
VT2 = IbRb+0.7

Vce= 0.2 ( en

Ib= (VT2 -0.7)/Rb


Ib= 0.34 mA
2) Malla de salida:
5= IcRc+0.2
Rc= (5-0.2)/Ic

Vce=0.2V
Ic= Ib= 71mA

Rc= 68
A continuacin presentamos un listado de los componentes
utilizados:
Resistencias de valores comerciales similares a los calculados en el
paso anterior
1 capacitor
2 Chips Nand, uno de cada familia lgica
2 Transistores uno pnp y uno npn con una ganancia de
aproximadamente 208 cada uno.

La imagen obtenida del osciloscopio de la entrada del circuito


fue:

Esta imagen fue tomada sobre el capacitor.


La imagen tomada a la salida del circuito es la siguiente:

You might also like