You are on page 1of 25

PRCTICA DE HARDWARE 2008 2009

MONTAJE DE UN RECEPTOR DE FM COMERCIAL PARA


DECODIFICAR SEALES RDS





















Tecnologies de Radiocomunicaci

Antonio Navarro RCLS e-mail anavarro@salleurl.edu Octubre 2008


2
NOTAS:
1. Si se ha suministrado en el Kit de la prctica, un componente rotulado (4MF) como X2, no hay
que montarlo, no funciona correctamente. Ha de sustituirse por un resonador cermico Murata
de 4MHz codigo 400Gxxx. Los que hayis comprado el Kit, y tenga el componente equivocado
(4MF) pasad por la ventanilla de venta de componentes y os lo cambiarn.
2. Tanto en la serigrafa de la placa de circuito impreso como en los esquemas figuran dos
condensadores denominados C-44; hay un un error. El condensador C-44 que est en paralelo
con L-11 es un cermico de disco de 27 pF, y el condensador C-44 que une la patilla 3 de U-9 y
R-27 es un cermico multicapa de 100 nF. Ambos condensadores estan en el Kit.
3. Atencin en la posicin de los pulsadores S-1 y S-2, tienen dos patillas unidas interiormente,
si se colocan de manera incorrecta en la placa, harn contacto permanente entre los pins 6 y 7 de
U-1 y masa.

CARACTERISTICAS FILTRO CERAMICO FI 10,7 MHz


3 2 1
1 Entrada
2 Masa
3 Salida
Atencin a la posicin de la entrada y salida del filtro.
En filtro cermico FL1 suministrado en el Kit tiene las siguientes caractersticas segn la situacin
del punto, ver tabla adjunta:
Murata Part
Number
3 dB
bandwidth
20 dB bandwidth
max (tip)
Insertion Loss
(typ)
Part Marking

SFE10.7 MS3A10-A 180 KHz 470 (370) KHz (3.5) dB E10.7SA right dot
SFE10.7 MS2A10-A 230 KHz 520 (410) KHz (3.0) dB E10.7SA left dot





3
1.- Introduccin y objetivos:

La finalidad de este circuito es decodificar datos en forma digital, extrados de una seal de
radio en frecuencia modulada (FM).

La prctica se realiza en dos fases. 1 - Montaje de un receptor de FM comercial con PLL
programable y 2 - Incorporacin de un decodificador RDS (Radio Data System) con el que
se pueden visualizar los datos desde un PC. Ambas fases incluyen una parte, en la cual el
alumno debe, segn sus propios clculos determinar algunos valores de los componentes
del circuito.

En la segunda fase, puede montarse un circuito que ample el diseo inicial. Este montaje
es opcional. En la placa de circuito impreso de la prctica, hay disponibles unos espacios
para aadir estos circuitos.

Montaje de la prctica:

1 Es muy importante que el montaje, comprobacin y ajuste de los circuitos se efecten por
bloques.

2 Se pondr especial atencin a la soldadura de los componentes en la placa, colocacin de los
conectores, pins de medida, elementos mecnicos, etc. Los componentes se colocarn con los
terminales cortos, ver dibujo adjunto.


3 - Toma de medidas y comprensin del funcionamiento del circuito. Se rellenarn las tablas de
medidas que hay en este manual (deben ser coherentes y es muy importante que el alumno sepa
dar una explicacin de cada uno de los resultados).

4 - Interesa remarcar que se dar gran importancia a saber como funciona el montaje, y como
pueden seguirse las seales que entregan los diferentes circuitos, adems se valorarn las
ampliaciones y mejoras del circuito.

5 - En los circuitos que deben calcularse, solo se facilita el esquema, sin el valor de los
componentes.

6 - La placa de C.I. tiene los espacios serigrafiados para alojar los componentes que han de
calcularse, adems de unas zonas con topos (pads) para poder montar los circuitos de
ampliacin.

Circuitos a calcular:

Fase-1 filtro pasabajos del PLL (Loop filter).
Fase-1 circuito sintonizado a la entrada del mezclador.
Fase-1 red de denfasis.
Fase-2 ajuste del nivel de seal del decodificador RDS.

4
1.1- Diagrama de bloques del receptor

Para facilitar los ajustes y las medidas, el circuito se ha dividido en tres bloques, estos son:

PLL: Vco, PLL, Pic, Loop-filter
Receptor: Mezclador, Demodulador y Amplificador BF.
Decoder: Decoder RDS, software PC






Una vez completada la primera fase (receptor de FM con PLL), si se ha optado por montar un
circuito de ampliacin, se deber indicar que parte se podra ampliar, o se puede escoger una de
las propuestas siguientes:

Aumento de la sensibilidad del receptor.
Mejora de la selectividad.
Medida del nivel de la seal recibida (S-meter).
Indicador de calidad de la seal RDS.

Este circuito de ampliacin, deber presentarse montado durante la entrega de la segunda fase.

Tambin se admitirn nuevas ideas o propuestas para mejorar el circuito (se valorarn
especialmente), o cualquier aportacin que se considere de inters.








5
2.- PRIMERA FASE DE LA PRCTICA.

2.1 PLL (sintetizador de frecuencia)
El primer bloque de la prctica es el PLL o sintetizador de frecuencia, formado por el VCO
(J310-BF199), PLL (MC-145170), Filtro Loop LF-351) y Pic de control (16F84).

VCO (J-310, BF-199)
El oscilador controlado por tensin (VCO), est formado por un transistor J-310 que trabaja como
oscilador Colpitts y un transistor BF-199 como amplificador, la sintona se realiza mediante diodos
Varicap BB-204, son necesarios dos diodos para cubrir los 22 MHz de variacin de frecuencia
necesaria en el VCO. La bobina de sintona es una Coilcraft 150-02J08SL.

PLL (MC-145170)
El sintetizador de frecuencia (PLL) es un circuito MC-145170, la programacin de este chip se
efecta va serie con las seales Data, Clk y Enb que le enva un microcontrolador PIC 16F84. La
frecuencia de comparacin es de 100 KHz que se obtiene de un cristal de cuarzo de 4MHz,
dividido por 40.

Filtro Loop (LF-351)
El filtro loop est formado por un operacional LF-351 configurado como filtro activo paso bajos de
primer orden, al que se le ha aadido un filtraje extra para mejorar el ruido de fase. Este
operacional adems amplifica la seal entregada por el PLL a un nivel entre +1,7V y +7,5 V, con
esta tensin aplicada a los diodos varicap, se obtiene la variacin de capacidad necesaria para
cubrir toda la banda del oscilador (98 120 MHz).

PIC de control
El microcontrolador 16F84, entrega las seales de control al PLL (MC-145170), las frecuencias se
seleccionan mediante los pulsadores S1 (UP) y S2 (DOWN). Para los ajustes y el funcionamiento
del receptor, se han escrito dos programas que han de grabarse en el Pic segn la funcin
necesaria, y que se describen mas adelante.

Se iniciar el montaje, colocando en la placa solo los componentes que corresponden a los
circuitos:
Regulador de tensin de 9V (J1, U8, D3, C42, C41, y C40)
VCO (L3, R14, D1, D2, C14, L4, C15, C16, Q1, L6, C18, C19, R15, L5, C17y R16)
Amplificador salida VCO (C20, R17, R18, R19, Q2, C21, C22, L7 y C24)
Para poder calcular el filtro Loop, se proceder a medir la respuesta en frecuencia y
determinar la sensibilidad del VCO (Kvco) en MHz/V.

Conectar de forma provisional un condensador de 10F entre TP-1 y masa, esta se puede tomar
del pin-5 del integrado U-10.

Alimentar el circuito desde J1 (+12V), aplicar una tensin variable en TP-1 (entre +1,5V y +7,5V) y
medir la frecuencia a la salida del PLL TP-2, y rellenar la tabla-1. Los cables entre la fuente
variable y TP-1 captan ruido, lo cul afecta a la estabilidad del VCO.

Tabla-1
La tensin mxima aplicada a TP-1 ser de +7,5V que
corresponder a una frecuencia de 120 MHz. Para conseguir
esta frecuencia ajustar L-4.

La tensin en TP-1 para una frecuencia de 98 MHz estar
comprendida entre + 1,4 y 1,8V.




Frecuencia Tensin en TP-1
120 MHz
118
113
108
103
99
98
F MHz V Volt.
6


Para seguir el montaje hay que calcular los componentes que forman el filtro Loop.
(R8, R9, R12, R13, C5, C6 y C13).

Filtro pasa-bajos (Loop filter):

Se trata de un filtro pasabajos activo de primer orden:


1 + s
2

2
= R2 C
F(s) = -----------
1 + s
1

1
= (R1 + R2) C

La resistencia R1 se divide en dos partes iguales con un condensador a masa (Cc), para un
filtrado adicional de la frecuencia de referencia:



A la salida se pone una etapa adicional de filtrado (Ro Co):




En el esquema del circuito y en la serigrafia de la placa, los componentes del filtro corresponden
a:

1/2 R1 = R8 R2 = R12 Cc = C5 Co = C13
1/2 R1 = R9 Ro = R13 C = C6









Sensibilidad del VCO (Kvco) MHz/V
7
La frecuencia de corte del filtro de la entrada:

Es de:
4
RC = -----------
R1 Cc

Mientras que el filtro de la salida:

Tiene una frecuencia de corte de:
1
RC = ---------
Ro Co

La frecuencia natural y el factor de amortiguamiento vienen dados por:

________ 1

n
= KKvco = ---
n
R2 C
N C R1 2



Esquema Loop filter, la numeracin de los componentes corresponde a los del esquema y a los
de la placa de circuito impreso.

Las formulas de clculo aplicadas corresponden a las especificaciones de la hoja de
caractersticas del MC145170, y la nota de aplicacin AN1207 de Motorola.

Calculo de los valores del filtro para el receptor de FM, para una frecuencia intermedia de 10,7
MHz:

- Banda de frecuencia del VCO - 120 a 98 MHz
Variacin de tensin aplicada al los diodos Varicap de V a V
- Frecuencia de referencia - 0,1 MHz.
- Frecuencia promedio del VCO (Centro de banda) 109 MHz.
________________________________________________________________________
8

Clculo de los parmetros del filtro:
V
dd

K = ------ = V/rad (Ganancia del detector de fase) (Vdd = +5 V)
2

= 0,707


Escogemos un valor de
n
= 2 f
R
/ 50 para que el lazo atene fuertemente la frecuencia de
referencia.

2 f
R

n
= --------- = = rad/s
50



2 Fvco
Kvco = --------------- = = *10E6 rad/s/V ( MHz/V )
Vvco

Frecuencia promedio VCO
N (factor de divisin promedio) = ------------------------------------ = =
0,1 MHz


Clculo de los valores del filtro:

Tomamos para C6 un valor de 0,1F, R8+R9 se calculan a partir de la la ecuacin:

K * Kvco
R8+R9 = ------------------ = R8 = R8 + R9 / 2 =
C6 *
n
* N R9 = R8 + R9 / 2 =


2
R12 = ---------- = =

n
* C6


En esta aplicacin, para reducir el nivel de la frecuencia de referencia (100 KHz) y mejorar el ruido
de fase, se utiliza un filtrado extra a la entrada del operacional. Este filtro consiste en aadir C5 al
punto de unin de las resistencias R8 R9. Para que este filtro no afecte el funcionamiento del
lazo se escoge una frecuencia de corte 10 veces superior a la frecuencia de corte del PLL

C = n = 2,221 * 12.566 = 27,91 * 10E3 rad/s


RC = 10 C = 10 * 27,91 * 10E3 = 279,1 * 10E3 rad/s

4
C5 = ------------------ = = F
R8+R9 * RC









9

Tambin se ha aadido otro filtro (R13, C13) entre la salida del operacional y la entrada del VCO,
que razonando de forma anloga:

RC = 10 C

Fijamos R13 = R8+R9 ( )


1
C13 = ---------------- = = F
RC * R13



Calculados los componentes del filtro loop, procederemos a montarlos en la placa. Tambin se
montar el resto del bloque, compuesto por el PLL y el Pic de control.

Comprobar la posicin de S-1 y S-2, para que al pulsarlos hagan contacto entre masa y los pins 6
o 7 del microcontrolador. Si se montan al revs los pins del microcontrolador quedan conectados
permanentemente a masa.

Una vez montado todo el bloque, hay que proceder a comprobar la rampa de tensin del VCO
ahora controlado por el PLL. Para ello, ha de grabarse en el PIC, el programa pll.hex. Con este
programa, mediante los pulsadores S1 y S2 se podr subir o bajar la frecuencia con incrementos
de 500 KHz. Midiendo en TP2, seleccionar una frecuencia de 120 MHz y reajustar L-4 para
obtener en TP1 la misma tensin de la tabla 1, con una tolerancia de 0,1 V. La banda de trabajo
es de 99 a 119 MHz, pero para evitar posibles desenganches del PLL, se ha dejado 1 MHz de
margen en la parte superior e inferior de la banda.

Medidas a efectuar en el PLL:

Comprobacin de la rampa de tensin del VCO controlado por el PLL.
- Medir la tensin en TP1 y la frecuencia en TP2
- Han de coincidir con los valores medidos en la Tabla-1












Nivel de potencia de salida del VCO, en centro de banda (108 MHz)

dBm


Error en la frecuencia de salida del PLL ( KHz) en 108 MHz

KHz

Frecuencia Tensin en TP-1
120 MHz V
118 V
113 V
108 V
103 V
99 V
98 V

10
Nivel de la frecuencia de comparacin (100 KHz).

Debido a la componente residual de 100 KHz. a la salida del filtro, la seal del VCO queda
ligeramente modulada en FM por esta seal. Medir la amplitud (nivel) de las bandas laterales a
100 KHz. En la figura adjunta puede observarse la seal del VCO y la seal residual de 100
KHz.


dBc































11
2.2 - Receptor

El segundo bloque de la prctica es el Receptor formado por el mezclador (NE-602),
demodulador (CA-3089) y un amplificador de baja frecuencia (LM-386). El receptor es un
heterodino de simple conversin, con una FI de 10,7 MHz. Pueden montarse de una vez los
componentes de todo el bloque, excepto C25 y C26 que han de calcularse. Para realizar las
medidas de RF y filtro FI, el jumper JP-1 ha de estar abierto.

Mezclador (NE-602)
La primera etapa del receptor esta formada por un circuito NE-602. Este integrado es un
mezclador doble balanceado que tiene como misin trasladar la seal de RF de la entrada de
antena (88 108 MHz), a la frecuencia intermedia del receptor (10,7 MHz). Para ello la frecuencia
del oscilador local (PLL) vara entre 98,7 y 118,7 MHz. La seal de frecuencia intermedia
resultante, pasa a travs de un filtro cermico de 10,7 MHz, con el que se obtiene la selectividad
del receptor. Para poder efectuar las medidas, se ha adaptado el punto de medida (TP3) a una
impedancia de 50 .

Calcular C25 y C26 para adaptar la entrada de antena (50) a la entrada del mezclador
NE-602 (1900).

Los condensadores C25 y C26 forman un transformador capacitivo que adapta la resistencia de
entrada de antena Rin=50 a la entrada del mezclador NE-602 Rp=1900. Al conectar una
resistencia de 1800 en paralelo con la entrada del NE-602, conseguimos bajar el Q del circuito
sintonizado (mas ancho de banda), y que C25 y C26 tengan un valor mas alto del que habra sin
resistencia.

Los datos para el clculo del circuito son:

L8 = 0,1H Rin = 50 Rp = 1900 Fo = 98MHz Bw = 6,5MHz

En el dibujo adjunto que se utiliza para los clculos, C2 corresponde a C25 en el esquema del
receptor, C1 a C26 y L a L8.



Procedimiento de clculo:

1 Conocemos Rp = 1900+1800 = 924 fo = 98 MHz L = 0,1H

Rp fo

Q = ------- Q = ------ Q =
L Bw

2 Calcular Cp (suma de C1 + C2 para la resonancia del circuito a Fo)

1
Cp = -------- Cp =
L




12
3 Con las ecuaciones siguientes obtenemos los valores de C
1
(C26) y C
2
(C25)


C
2
+ C
1

R
p
~ R
in
( ----------- ) R
p
=
C
2


C
1
* C
2

C
p
= ---------- C
p
=


C
1
+C
2


Los valores obtenidos son:

C25 pF C26 pF

Una vez insertados en el circuito estos condensadores y montados todos los dems componentes,
procederemos a realizar los ajustes y las medidas de la seccin de RF del receptor:


Diagrama de bloques seccin de RF del receptor:

MEZCLADOR
Filtro RF U5 Filtro IF

J-3 RF TP-3 IF
(98,3 MHz) (10,7 MHz)

L-8 FL-1

(109 MHz)
Oscilador local (PLL)


Para ajustar la sintona de L-8 en el centro de banda, ajustar el PLL a 109MHz,
corresponde a una frecuencia de entrada de antena de 98,3 MHz (109 10,7 = 98,3 MHz).
Conectar un generador de RF en J-3, con una frecuencia de 98,3 MHz y un nivel de -30
dBm. Y un analizador de espectro a la salida de IF.
Para que pase la seal, los puentes W-1 y W-2 de las reas de ampliacin han de estar
conectados.
Ajustar L-8 para la mxima seal de salida de IF.
Medir la respuesta RF/IF. Con una frecuencia de entrada de 98,3 MHz y un nivel de -30
dBm.

Medidas RF/IF entre J-3 (antena) y TP-3.

Ganancia de conversin (puede dar negativo) dB

Mover el generador hacia los extremos de la banda y medir:

Banda de paso RF/IF @ -3 dB MHz
Banda de paso RF/IF @ -10 dB MHz
Rechazo seal imagen @ 98,3MHz dBc






13
Medir la respuesta del filtro de FI. Frecuencia de entrada de 98,3 MHz, Frecuencia
intermedia 10,7 MHz. Con f pequeos desplazar la frecuencia hasta medir las cadas de
nivel despus del filtro.

Respuesta filtro FI + KHz -KHz
Respuesta IF @ -3 dB
Respuesta IF @ -10 dB
Respuesta IF @ -20 dB
Respuesta IF @ -30 dB
Respuesta IF @ -40 dB
Respuesta IF @ -50 dB

Una vez efectuadas estas medidas insertar un jumper en JP-1

Demodulador (CA-3089)
La seal filtrada de frecuencia intermedia (10,7 MHz), se inyecta a un circuito CA-3089, que acta
como limitador y demodulador de FM. A su salida se obtiene la seal de banda base, de la cual se
extrae la baja frecuencia que se aplica al amplificador de audio y la seal RDS para el
decodificador. La placa de circuito impreso est diseada para utilizar tanto un CA-3089 como un
CA-3189. Si se utiliza el integrado CA-3089 deber insertarse el puente W3 en vez de R30.

Con una seal en el conector de antena de 1mV (-47dBm) frecuencia de 98,3 MHz y f 50 KHz,
y una seal moduladora de 1 KHz, midiendo en TP-4, ajustar L-11 para obtener el mximo nivel
con la mnima distorsin en la seal demodulada.

Mediremos la respuesta en frecuencia del demodulador, variando la frecuencia moduladora y
midiendo las variaciones de nivel de la seal demodulada.

Medidas entre antena y TP-4, (Nivel de entrada de RF 1mV 98 MHz F 50 KHz)

Fm 1 KHz mV pp. Referencia 0 dB.
19 mV pp. dB.
57 mV pp. dB.
Nivel de entrada para obtener +3 V en el
pin 13 de U6 (CA-3089)
V

Las emisoras Europeas de FM utilizan en sus transmisiones, un prenfasis de 150S,

Calcular red de denfasis R31 y C35 para que la respuesta de banda base entre transmisin y
recepcin quede compensada.

R
1
* R
2
1 R
1
+ R
2

= ------------ C = 150S fc = ----- * -------------
R
1
+R
2
2 R
1
* R
2
* C




R31 12K C35 nF fc del filtro
14
En el esquema del circuito, los componentes de la red de deenfasis corresponden a:

R2 resistencia ajustable de 10K (R24) R1 = 12K (R31) y C = (C35)

Con una seal en el conector de antena de 1mV (-47dBm) frecuencia de 98,3 MHz y f 50 KHz,
y una seal moduladora entre 1 KHz y 8 KHz.

Medir la respuesta de banda base de audio, en la salida de altavoz.

1 KHz dB
2 dB
4 dB
8 dB


Amplificador BF (LM-386)
Como amplificador de baja frecuencia para la salida de altavoz, se utiliza un circuito integrado LM-
386. Este integrado entrega una potencia de 125 mW sobre 8. El nivel de salida se regula con la
resistencia ajustable R24.

El nivel de salida de BF se medir con una desviacin en el generador de 75 KHz y una
Fm = 1 KHz, sobre una carga resistiva de 8 /1W.

Medidas amplificador BF:
Nivel mximo de salida amplificador BF sin distorsin Vpp / 8

Una vez realizados los ajustes y las medidas del circuito, y para que este funcione como un
receptor de FM comercial con frecuencias presintonizadas, ha de grabarse en el Pic de control del
PLL (16F84) el programa rx_fm.hex.

Este programa tiene 10 frecuencias presintonizadas, pueden aadirse o cambiarse nuevas
frecuencias modificando el programa. Una de las presintonias corresponde a frecuencia de 97.3
MHz, que en Barcelona no corresponde a ninguna emisora, la utilizaremos para los ajustes y
medidas.

-----------------------------------------------------------------------------------------------------------------------------------





















15
2.3 Propuesta de ampliacin.

Una vez completada la primera fase (receptor de FM con PLL), si se ha optado por montar
un circuito de ampliacin, se deber indicar que parte se podra ampliar, o se escoger una
de las propuestas siguientes:

Aumento de la sensibilidad del receptor.
Mejora de la selectividad.
Medida del nivel de la seal recibida (S-meter).
Indicador de calidad de la seal RDS.

Dibujar circuito de ampliacin.












































16
3. SEGUNDA FASE DE LA PRCTICA

3.1 Introduccin al RDS

Antes de pasar al tercer bloque, describiremos brevemente que es una seal RDS (Radio Data
System) y como se transmite.

El sistema RDS es un sistema de transmisin de datos que utilizan las emisoras de radio FM
comerciales en sus canales de emisin regular (banda de 88 108 MHz), sin afectar a la calidad
del audio. Los datos transmitidos facilitan una serie de servicios para el pblico equipado con
receptores de radio RDS, y permiten contar con novedosos servicios a travs de equipos de
aplicacin especfica.

En esencia, la idea de este sistema es enviar datos en forma digital junto con la seal de radio en
frecuencia modulada FM. Los datos transmitidos pueden llegar a un gran nmero de usuarios
gracias a la amplia cobertura de la red de emisoras FM y a un coste mnimo por parte de estas. La
informacin enviada con el sistema de RDS es muy diversa:

Identificacin de la emisora
Frecuencias alternativas de la misma emisora
Informacin sobre los programas emitidos
Radio texto
Servicio de buscapersonas
Telecontrol

En la siguiente figura puede verse la banda base que demodula el receptor de FM, y en la cual
se observa la seal mono, el piloto estreo (19 KHz), la seal estreo y la sub-portadora de RDS
(57 KHz).


El ancho de banda base disponible de la seal a la salida del demodulador de FM, es de unos 90
KHz. de los cuales 53 KHz son ocupados por las seales de audio estreo. Los restantes 33 KHz.
disponibles en la banda base pueden ser aprovechados, siempre y cuando se cumplan ciertas
condiciones de interferencia entre canales adyacentes.

La seal RDS utiliza una subportadora de 57 KHz modulada en fase (PSK - phase shift keying)
con una desviacin de fase de 90. Este sistema de modulacin produce un nulo en la frecuencia
de la subportadora, y toda la energa queda distribuida alrededor de un par de bandas laterales
separadas de la frecuencia central. Estas bandas laterales tienen una amplitud aproximada del 3%
de la seal de audio transmitida, este nivel debe ser estrictamente controlado para evitar
interferencias que degraden la calidad de audio del programa principal.

La seal RDS es modulada por un codificador binario a un rgimen de 1187,5 bps, lo cual
corresponde a la portadora piloto dividida por 48 (19 KHz / 48 = 1187,5). Esta velocidad est
condicionada por la compatibilidad y robustez, y es suficiente para las aplicaciones del RDS.

17
3.2 Decodificador de RDS

El tercer bloque del receptor es el Decodificador y el programa del PC. Para la decodificacin
de las seales RDS, existen varios chips especficos, en este caso se utiliza el TDA7330, que
contiene todos los circuitos para extraer los datos de la subportadora de 57 KHz. En la figura
adjunta pueden verse los diferentes circuitos que contiene este integrado.



La seal de banda base para el decodificador se toma de la salida del demodulador, sin pasar por
la red de deenfasis. La seal es amplificada por un circuito LM-386, este circuito est optimizado
para amplificar la subportadora de RDS (57 KHz), el nivel de la seal a la salida se ajusta con el
divisor de tensin R-26 y R-27. Para determinar el valor de R-27, se tendr en cuenta que la
impedancia de entrada de U-9 es de 10 K.

Ajustar el divisor resistivo (R26-R27) para un nivel de 0,7 Vpp en el pin-4 del TDA-7330.
(TP-5), para un nivel de entrada RF de 1mV frecuencia de 97,3 MHz F 10 KHz Fm
57KHz)

Medidas a efectuar:

Nivel de salida seal 57 KHz a la salida del filtro del TDA-7330 TP-5, sintonizando una
emisora con RDS.

Nivel 57 KHz mVpp Frecuencia emisora

Dibujar la forma de onda de la seal QUAL (Calidad RDS, TP-6), para una situacin de:

Recepcin sin errores








Recepcin con errores o
fuera de sintona







18
El integrado SN7404 (Trigger), se utiliza para entregar una seal perfectamente cuadrada a la
salida del mdulo.

Periodo y nivel de reloj de salida en el pin 4 del SN-7404.

Medir
Nivel CLK Vpp S


3.3 - Programa Decodificador

Los jumpers JP-2 y JP-3 se configuran segn el programa decodificador que se utilice, en este
caso utilizamos el programa RDSDecoder V3.0, en el cual la entrada de datos al conector serie
del PC (DB-9) se efecta por el pin 6 y la entrada de reloj por el pin 9, por lo cual deberemos
cerrar JP-3.

El programa RDSDecoder puede obtenerse gratuitamente en la siguiente direccin:

http://home.scarlet.be/~wijnherm/esslinger.htm

El programa es muy fcil de configurar, solo hay que definir el puerto serie (COM) que utilizaremos
en el PC.

Con la visualizacin y decodificacin de las seales RDS en el PC, se completa la parte
obligatoria de la prctica.



19
3.4 Circuito de ampliacin

Junto con la entrega de esta segunda fase, debe presentarse montado el circuito de ampliacin.
Se entregar el esquema y las medidas que se han realizado durante su diseo.

______________________________________________________________________________

Bibliografa:

Nota de aplicacin AN1207 de Motorota
Caractersticas MC-145170
Caractersticas CA-3089E
Caractersticas TDA-7330

Para tener ms informacin del sistema RDS, pueden consultarse las pginas:

http://perso.wanadoo.fr/tvignaud/rds/fr-rds.htm
http://www.fmdx.net/RDS/rdsmarco2.htm
http://www.rtve.es/rne/areas/rds_fra.htm


En la siguiente pgina se describe una aplicacin comercial de telemando (TDC) en RDS:

http://www.linkcomunicaciones.com/P-TDCAY.pdf

































20
MATERIAL PRCTICA RADIO (2007 2008)

Resistencias W.
10 R25 R28 2
56 R15 1
220 R16 1
270 R19 R21 2
330 R22 1
1K R2 R3 R4 3
1K8 R18 R20 2
10K R5 R6 R7 3
12K R17 1
15K R23 1
47K R10 R11 2
100K R14 1
1M R1 1
2M2 R29 1
10K Ajust R24 1
Deenfasis R31 ( ) 1
Filtro Loop R8 ( ) 1
R9 ( ) 1
R12 ( ) 1
R13 ( ) 1
Divisor tens R26 ( ) 1
R27 ( ) 1

Condensadores multicapa cermicos
1nF C17 C19 C22 C24 C27 C28 6
10 nF C32 C50 2
22nF C31 1
47 nF C33 C38 C47 3
100 nF C1 C4 C8 C11 C18 C21 C29
C36 C41 C43 C44 C45 - C54
13

Condensadores cermicos disco
10 pF C15 C20 2
27 pF C52 C53 C44 3
33 pF C2 C3 2
47 pF C16 1
100 pF C23 1
270 pF C48 1
4700 pF C14 1
Entrada Mezclad. C25 ( ) 1
C26 ( ) 1







21
Condensadores polister MKT R-5mm.
Filtro Loop C5 ( ) 1
C6 100nF 1
C13 ( ) 1
Denefasis C35 ( ) 1

Condensadores electrolticos
1F / 25V C7 C9 C30 3
2,2F / 25V C34 1
10F / 25 V C10 C12 C37 C40 C46 C49 - C51 7
47F / 25 V C 42 1
220F / 25 V C - 39 1

Diodos
BB-204 D1 D2 2
1N4001 D3 1

Bobinas
Choques tipo resistencia 0,33H L3 L5 2
10H L6 L7 L9 L10 4
22H L12 1
100H L1 L2 L13 3
Coilcraft 150-02J08SL (Rojo) L4 1
Coilcraft 150-04J08SL (Amarillo) L8 1
Coilcraft 7M3 562 L11 1

Circuitos integrados







Transistores
J-310 Q1 1
BF-199 Q2 1

Cristales
Xtal 4 MHz (HC-18) X1 1
Resonador cermico 4 MHz X2 1
Xtal 4,332 MHz (HC18) X3 1

Filtro
Filtro cermico 10,7 MHz FL1 1 Conrad n - 535044


16F84 U1 1
MC-145170 U2 1
78L05 U3 U11 2
LF-351 U4 1
NE-602 U5 1
CA-3089E U6 (Nota-1) 1
LM-386 U7 U9 2
7809 U8 1
TDA-7330 U10 1
SN-7404 U12 1
22
Pulsadores
Mini pulsador cuadrado S-1 (Negro) P44N 2

Conectores
Base alimentacin J1 1
Base Jack altavoz J2 1
Base BNC antena J3 CO-9017 1
DB-9 circuito impreso J4 CO-2309H 1
Conector alimentacin CN-5107 1

Zocalos
Zocalos 8 pins (torneados) 4
14 1
16 2
18 1
20 1

Varios
Pins (tira de pins macho 2,54 mm) 14
Separadores 5mm M3 (hexagonales) 4
Tuercas M3 5
Tornillo M3 5mm. 1
Puentes macho 2

Puentes
W1 Puente rea RF
W2 Puente rea FI
W3 Puente rgido en lugar de R30


Nota-1:
El integrado U6 es un CA-3089E, pero puede ser sustituido por un CA-3189E.
El CA-3189E debe alimentarse a +5,6V. Si se utiliza este integrado, no montar W3 y
montar los siguientes componentes:

R30 Resistencia 100 W. 1
D4 Diodo zener 5V6 0,5W 1N7502A 1

Tambin hay que cambiar el valor de R-23, para obtener el mismo nivel de la seal
demodulada en TP-4.

You might also like