You are on page 1of 5

LABORATORI IO DE COM MUNICACI IONES S SEMESTR RE 2011-I IELE-34001 RTAMENTO O DE INGE ENIERA ELCTRICA A Y ELECT DEPAR TRNICA Prctica

# 5: Modu Demodula acin Delta ulacin y D a


do por: Rub bn Daro G Guerrero E. Realizad Fab bin Eduardo o Prez G. c. or: Carlos Iv n Pez Ru ueda, M. Sc Profeso

1. Obj jetivos
ulacin y De arizarse con emodulaci n Delta (DM M), en espec cial con la n los sistem mas de Modu - Familia cin delta lin neal (LDM). modulac prender y d diferentes s seales pro oducidas d dentro del demostrar la relacin entre las d - Comp sistema a LDM. tema LDM. - Verific car cmo op pera un sist nular y la sobrecarga s de pendien nte en un - Obser rvar de qu forma se produce el ruido gran s necesarios s para miti igar estos erminar los ajustes o correctivos sistema LDM, as como dete problem mas.

2. Mat teriales
Etapa d de modulaci in. 2 ge eneradores de seales s. Osc ciloscopio y sondas BN NC/BNC. Dos amplificado ores operac cionales Un f flip-flop tipo o D 74LS74. Un c condensado or C1 de 10 00nF. Un c condensado or C2 de 1u uF. Resistencias de e 10k, 100k k, 100k.

A A741.

Etapa d de demodula acin. Un a amplificador operacion nal A741. Un a amplificador operacion nal TL081. Un f flip-flop tipo o D 74LS74.

Resistencias de 10k, 100k, 100k. Un condensador C1 de 100nF. Un condensador C2 de 1uF. Resistencias de 5.63k. Un condensador C3 de 1F. Un condensador C4 de 2uF.

3. Dedicacin
El desarrollo de esta prctica se realizar a lo largo de 2 semanas, con una intensidad de 2 horas/semana.

4. Procedimiento.
Modulador Delta.
4.1 Implemente el circuito de la figura 1. Tanto los amplificadores operacionales A741 como el Flip-Flop tipo D deben polarizarse con un voltaje de 5V. Configure la seal sinusoidal conectada a la entrada del pin inversor del OPAMP 1 con una amplitud de 10 Vpp y una frecuencia de 100 Hz, adems ajuste el generador de seales conectado al pin CLK del FlipFlop tipo D para generar una onda cuadrada con polarizacin positiva, con una frecuencia de 2500 Hz. Los pines 5 y 1 de los amplificadores van desconectados porque no se requiere ajustar el voltaje de Offset de la salida.
+VCC U1 + 7

V+

OS2

5 6 1 +VCC V1 5V Salida

uA741 OUT 2 4 OS1 V-

-VCC V3

C1 100nF 1 6 5 -VCC 4 U2 2 R1 10K OUT uA741 OS2 7 + V+ 3 R3 100K R2 100K 5 6

0
U3A 7474 D 2 3 -VCC DSTM2
CLK

V2 5V

HI

OS1

Q CLK 1

+VCC C2 1uF

R4 100K

+VCC

HI

CLR

PRE

V-

Figura 1. Circuito-Etapa-Mdulo transmisor del modulador Delta

4.2. Polarice el circuito tal y como muestra la Figura 1. Tenga en cuenta que los pines PRE y CLR del Flip-Flop tipo D deben estar en estado alto (1 lgico) para que haya transicin. 4.2.1. Conecte el canal 1 y 2 del osciloscopio a la entrada sinusoidal y a la entrada no inversora del OPAMP 1. Compare estas dos seales y comente si la seal estimada proveniente del circuito integrador sigue de manera correcta a la seal de entrada. Por qu razones la seal estimada exhibe este comportamiento? Capture las seales obtenidas y analice1. 4.2.2. Conecte ahora el canal 2 del osciloscopio a la salida del transmisor del modulador. Observe la seal resultante y compare con la seal sinusoidal de entrada y la seal estimada. Qu puede concluir acerca de la forma de la seal de salida ?. Analice si la seal de salida est compuesta por muchos unos o ceros o presenta varias transiciones. Explique por qu la seal de salida presenta cada uno de estos comportamientos2. 4.2.3. Ahora, disminuya la frecuencia de la seal de entrada sinusoidal a 10 Hz y analice nuevamente la seal estimada y la seal de salida del transmisor. Responda para este caso las preguntas consignadas en los literales 4.2.1 y 4.2.2. Capture las seales obtenidas y comente3. 4.2.4. Posteriormente, incremente la frecuencia de la seal de entrada hasta 500 Hz y analice la seal estimada y la seal de salida de la etapa de modulacin. Responda nuevamente para este caso las preguntas consignadas en 4.2.1 y 4.2.2. Capture las seales obtenidas y comente4. 4.2.5. Distinga en qu casos hay presencia de ruido granular o ruido por sobrecarga de pendiente en el sistema descrito. Qu soluciones plantea para suprimir o disminuir estas clases de ruido ?. 4.2.6. El circuito mostrado en la figura 1 est diseado para operar con voltajes de polarizacin de 5 voltios y para una entrada sinusoidal de 5 Vp en congruencia con el uso de un elemento que opera con voltajes TTL. Aumente ahora la amplitud de la onda de entrada a 7 Vp. - La seal integrada fue capaz de seguir a la seal mensaje cuando se le aumenta la amplitud? Qu variaciones se observa en la seal de salida del transmisor? Describa el tipo de ruido que se presenta en la salida. Capture las seales de inters y analice5 - Seguidamente reduzca la amplitud de la seal a 1 Vpp y analice qu variaciones experimenta la seal de salida del modulador con respecto a la onda sinusoidal de entrada.

Demodulador Delta.
4.3. Implemente la etapa de demodulacin mostrada en la figura 2, teniendo en cuenta la polarizacin que requiere cada amplificador. La seal de reloj que alimenta a los Flip-Flop tipo D debe tener igual frecuencia (2500 Hz) tanto en la etapa moduladora como en la demoduladora con el propsito de que no se presenten problemas de sincronismo. Por ltimo, ajuste la frecuencia de la seal sinusoidal a 10 Hz.


C1 U2 5 6 R2 100K R1 10K R3 100K V+ +VCC V1 5 uA741 OUT 7 3 + OS2 2 -VCC 100nF 4 1 R9 6 5 5.63k 5.63k 3 C3 1uf 2 R10 C4 2uf U5 + 7 +VCC 1 6
HI

SalidaModulador

U3A 7474 2 3 D

PR E

C LR

DSTM2
CLK

V+

CLK Q 1

V-

OS1

N1

SalidaDemodulador

OUT 4

5 N2 TL081/301/TI

HI

+VCC

R4 100K

C2 1uF

-VCC

0 0
V2 5

-VCC

V-

+VCC

Figura 2. Circuito-Etapa-Mdulo transmisor del modulador Delta

4.3.1. Conecte el canal 1 y 2 del osciloscopio a la salida del circuito integrador (Salida del uA741) y a la salida del filtro pasabajo de ganancia unitaria y cuya frecuencia de corte es de 20 Hz. Deber observar el resultado de integrar la salida de la etapa de modulacin as como la seal filtrada y reconstruida. Responda: La seal sinusoidal de entrada se asemeja a la seal reconstruida en amplitud, frecuencia y fase 6? Aumente ahora la frecuencia de la seal de reloj a 5000 Hz. Compare la seal reconstruida obtenida con la frecuencia de reloj original con la seal resultante a la frecuencia de 5000 Hz. Qu le ocurre a la seal reconstruida si se incrementa la frecuencia de muestreo? Qu concluye acerca del comportamiento de la seal integrada a sta ltima frecuencia? 4.3.2. Disminuya la frecuencia de la seal de reloj a su valor original de 2500 Hz. Posteriormente reduzca la amplitud de la seal sinusoidal a un valor de 1 Vpp. Describa que cambios observa a la salida del demodulador 7. 5. INFORME 1. Responda todas las preguntas enunciadas a lo largo de los procedimientos de la gua. 2. Presente las grficas solicitadas en cada uno de los puntos con subndice. 3. Marco terico. a) Explique detalladamente en qu consiste la modulacin Delta as como el diagrama en bloques del transmisor y el receptor de esta modulacin. c) Tipos de ruido en la modulacin Delta.

b) Cules son sus ventajas y desventajas frente a la modulacin PCM. c) Explique el funcionamiento de un modulador ADM (Modulacin Delta Adaptativa). Que mejoras presenta respecto al LMD y respecto a otros tipos de modulacin. 4. Presente conclusiones concisas e interesantes.

5. EVALUACIN El informe deber tener mximo 5 pginas, en formato IEEE [3], [4] y ser evaluado en las siguientes categoras: _ Formato y Presentacin _ Mrito Tcnico _ Estructura _ Composicin El informe debe contener: - Nombres y Cdigos de los Estudiantes - Marco Terico y Clculos asociados al anlisis del problema propuesto. Al evaluar el documento se tendr en cuenta tambin el adecuado uso del material grfico. Se deben utilizar figuras cuando estas faciliten la presentacin de los conceptos, el trabajo realizado o los resultados obtenidos. 7. METODOLOGA DE EVALUACIN Se evaluarn los siguientes aspectos: 50% Merito Tcnico 30% Estructuracin y claridad del desarrollo del trabajo 20% Formato y presentacin del informe 8. REFERENCIAS BIBLIOGRFICAS
[1]. HAYKIN, Simon. Communication systems. Fourth Edition [2]. COUCH, Leon W. Sistemas de Comunicacion Digitales y Analogicos. Pearson Education. Quinta Edicion [3]. Institute of Electrical and Electronics Engineers -IEEE (March 2005), Preparation of Papers for IEEE TRANSACTIONS and JOURNALS [Online]. Available for download in: http://www.ieee.org. [4]. Gregory D. Lapin, "How to Write a Winning Scientific Paper - a Judges Perspective", IEEE Engineering in Medicine and Biology Magazine, 13:584-585, 1994.

You might also like