You are on page 1of 6

Diseo e Implementacin de un Reloj Digital con formato HH:MM:SS personalizado.

A. Y. Pags Pacheco, J. M. Rodrguez Brena, L. A. May Rejn, M. E. Meza Abreu.


Ingeniera Mecatrnica. Facultad de Ingeniera. DES de Ingeniera y Tecnologa. Universidad Autnoma del Carmen. Av. Central s/n Esq. Con Fraccionamiento Mundo Maya. C.P. 24115. Ciudad del Carmen, Campeche, Mxico. Correo electrnico: luiz91@hotmail.it

Resumen En este trabajo se presenta el desarrollo de un reloj digital, el cual es diferente a la tpica configuracin de hh:mm:ss. Este proyecto se model para que muestre en display de 7 segmentos la hora en formato h:m:s, ya que la finalidad fue el diseo de un reloj atpico en tiempo de conteo. Se muestra el uso de dispositivos como los contadores dcadas y decodificadores, adems se implementaron conocimientos del curso de Diseo Digital para lograr la marcha del propsito.

I.

Introduccin

El corazn de todo sistema digital es su clock [1], es importante tener los conocimientos sobre el funcionamiento de los dispositivos temporizadores, como los 555 que son muy comunes, compuertas lgicas, flip-flops y subsistemas; ya que el reloj digital est compuesto por elementos anteriores y entre otros dispositivos [2]. La importancia de las compuertas lgicas radica en limitar a los contadores y hacer que regrese este desde cero cuando se desee limitar hasta cierto nmero [3] II. Desarrollo de la Prctica a. Material La Tabla No.1 se muestra los materiales a utilizar si se realiza el circuito con flip-flops, y en la tabla No. 2 los materiales que se usaron en el proyecto el cual se realiz con contares ya que cada contador contiene 4 flip-flops en cascada. Los materiales secundarios como las herramientas de corte no se tomaron en cuenta.

Tabla No. 1. Lista de materiales de diagrama con flip-flop

Tabla No. 2. Lista de materiales de diagrama con contadores

Como se puede observar al comparar la tabla No. 1 con la tabla No. 2 si se hiciese el proyecto con flip-flops sera ms costoso y ms trabajoso ya que habra ms cableado. Por estas razones, el proyecto se realiz con contadores puesto que es ms barato y cuenta con un cableado ms sencillo. b. Diseo Experimental El objetivo del proyecto fue desarrollar un reloj digital con formato H:M:S, donde se utilizar en display de 7 segmentos como visualizador. La configuracin del tiempo tena una forma distinta de la tpica, es decir, no se necesitaba un reloj de 60 segundos,
2

60 minutos, 24 hrs. El reloj a desarrollar deba conservar una configuracin de 6 segundos, 6 minutos, 6 horas.

En la Tabla No. 2 se muestra los datos que se necesitaron para obtener los datos necesarios para implementar nuestra tabla de verdad.

Segundos 1 2 3 4 5 6

Nmero decimal 0 1 2 3 4 5

Nmero binario CBA 000 001 010 011 100 101

Tabla No. 3. Tabla de idea del proyecto

A continuacin, en la Fig. No. 1 se muestra el diagrama de estados que muestran de manera grfica los que se desea en el proyecto. Es decir, que nuestro contador empiece desde el cero hasta el seis en binario y regrese nuevamente.

Fig. No. 1. Diagrama de Estados

Se utiliz la tabla de verdad de los diagramas de estados como muestra la Tabla No. 3, De ah se parti para hacer la tabla de verdad que satisfaga las necesidades del proyecto.
Q(t) Q(t+1) J K 0 0 0 X 0 1 1 X 1 0 X 1 1 1 X 0
Tabla No. 4. Tabla de Verdad de los Diagramas de Estados

Debido a las necesidades del proyecto se realiz la Tabla de Verdad de nuestro Diagrama de Estados, en la Tabla No. 4 se muestra los datos de salida JnKm de los flipflops.

Estado Actual Estado futuro J0 K0 J1 K1 J2 K2 Q 2 Q1 Q0 Q2 Q1 Q0 0 0 0 0 0 1 1 X 0 X 0 X 0 0 1 0 1 0 X 1 1 X 0 X 0 1 0 0 1 1 1 X X 0 0 X 0 1 1 1 0 0 X 1 X 1 1 X 1 0 0 1 0 1 1 X 0 X X 0 1 0 1 0 0 0 X 1 0 X X 1

Tabla No. 5. Tabla de Verdad del Reloj de 1 a 6.

Los Mapas de Karnaugh que corresponden a las salidas de los flip-flops corresponden a la Fig. No. 2.

J0 =1

K0 = 1

J1 = Q2Q1

K 2 = Q0

J2 = Q1Q2

K 2 = Q0

Fig. No. 2. Mapas de Karnaugh

En la Fig. No. 3 se muestra el diagrama del circuito con todo el anlisis realizado.

Fig. No. 3. Diagrama de Conexin de Reloj Personalizado con flip-flops

En la Fig. No. 4 se muestra el diagrama del circuito que se va a implementar, se observa la conexin de los contadores dcadas 74LS90 con salida a los decodificadores BCD y su
conexin con las compuertas lgicas AND que delimita el rango de conteo.

Fig. No. 4. Diagrama de Conexin de Reloj Personalizado

III.

Resultados

Se mont la prctica en una tableta de pruebas (protoboard) con un resultado satisfactorio, sin embargo el armado fue tedioso por la complejidad del diagrama. En la Fig. No. 5 se observa el circuito armado sobre el protoboard. Debido a que no usamos un formato HH:MM:SS slo se utilizaron 3 display para visualizar un formato H:M:S.

Fig. No. 5. Fotografa del circuito fsico en protoboard

IV.

Conclusiones

Se aprendi sobre el funcionamiento de los dispositivos usados en nuestro proyecto; se practic el uso del temporizador 555 como multivibrador o como oscilador y su conexin tpica para cada funcionamiento. Se observ la importancia de los capacitores y resistencias cuando el temporizador 555 est en funcionamiento. De los obstculos presentados, limitar el conteo de los circuitos integrados 74LS90 fue uno, ya que como su nombre lo dice son contadores dcadas que cuentan del 0 al 9 y regresa el ciclo, obteniendo una seal de salida en binario. Para que se pueda visualizar en un display de 7 segmentos fue necesario utilizar los decodificadores BCD que ya habamos usados en clases de Diseo Digital. Otro factor importante de lo aprendido anteriormente y que se utiliz fue las compuertas combinacionales AND y su aplicacin para limitar el conteo del 74LS90. An tenemos algunos detalles con los botones de RESET ya que los colocados logran resetear el display que le corresponde y manda un acarreo a prximo contador. No hemos determinado la forma para resetear todo el sistema en un solo pulso.

V. Bibliografa [1] Malvino, P. (1993) Principios y Aplicaciones Digitales. Ediciones Tcnicas Marcombo. Pg. 306. [2] Tokheim, R. (2002) Electrnica Digital. McGraw-Hill. Pg. 140. [3] Hermosa, A. (1995) Electrnica Digital Prctica: tecnologa y sistemas. Marcombo Editores. Espaa. Pg. 267

You might also like