Professional Documents
Culture Documents
OBJETIVOS
Disear un sumador completo de 4 bits.
ESPECFICOS
Emplear tablas de verdad para la elaboracin de Mapas de Karnaugh
Implementar un sumador completo de tres bits, interconectando en
cascada cuatro sumadores de un Bit
Realizar sumas utilizando Codigo Binario Decimal
Identificar entradas y salidas de acarreo
COMPUERTAS
7408 AND (MULTIPLICA)
7432 OR (SUMA)
7486 X OR
TABLA DE VERDAD
Una tabla de verdad, o tabla de valores de verdad, es una tabla que despliega
el valor de verdad de una proposicin compuesta, para cada combinacin de
valores de verdad que se pueda asignar a sus componentes.
A continuacin mostramos la tabla de verdad para un sumador binario y
sumador
completo de Cuatro Bits:
Sumador Binario
A B Co Z
00000
10101
21001
31110
Sumador Completo
Cin A B Co Z
0
1
2
3
4
5
6
7
00000
00101
01001
01110
10001
10110
11010
11111
Medios a utilizar
Simulador Proteus
Hd74ls86p Hd74ls08p Hd74ls32p ,
Objetivos de la prctica
Disear un sumador de 3 bits que muestre su valor binario y en display de 7
segmentosutilizando circuitos combinacionales
Procedimiento
El circuito integrado implementa un sumador binario completo de 2 nmeros de 4
bits.1. Realice el montaje del circuito que se muestra a continuacin2. Realice
un mnimo de 6 sumas para comprobar su funcionamiento.3. Modifique el
circuito de tal manera que utilice el acarreo de entrada.