You are on page 1of 7

NAMA NPM

: NIA LIDIAWATI : G1D006010 BAB 7

1. .. Logika merupakan blok bangunan dasar dari rangkaian logika gabungan, blok bangunan dasar rangkaian sekuensial berupa peralatan yang disebut Jawab : Gerbang Flip-Flop 2. Tulis satu jenis flip-flop asinkron dan tiga jenis flip-flop sinkron (beri tanda jenis sinkron) Jawab : J-K = Sinkron R-S = Asinkron R-S berdetak = Sinkron D = Sinkron 3. Tulis dua nama lain yang kadang-kadang diberikan untuk flip-flop R-S Jawab : Latch R-S (Kancing R-S) Flip-flop Set Riset 4. Gambarkan symbol logika untuk flip-flop berikut : a. J-K b. D c. R-S berdetak d. R-S Jawab : a. J-K
Data Input Detak Data

c.

SET

FF CLK
CLR

Q Q

Normal Output Komplementer

Set Detak Riset

S R

SET

FF

Q Q
d.

Normal Output Komplementer

CLK
CLR

b. D

Data Input Detak

SET

Q Q

Normal Output Komplementer

Set

S R

SET

Q Q

Normal Output Komplementer

FF

FF

CLK

CLR

Riset

CLR

5. Gambarkan Tabel kebenaran untuk flip-flop berikut : a. J-K b. D c. R-S berdetak d. R-S Jawab : a. J-K Clk J Q K Tetap 0 0 0 0 1 1 1 0 Togel 1 1 b. D Clk D 0 1 c. R-S berdetak Clk R 0 0 0 1 1 0 1 1 d. R-S S R 0 1 1 0 1 1 0 Riset 1 Set Larangan

Q 0 1

Q Tetap

Q Larangan 0 Set 1 Riset Tetap

6. Gambarkan symbol logika untuk flip-flop berikut, yang mempunyai masukan asinkron PS dan CLR : a. D b. J-K Jawab : a. D
Preset Data Input Detak Clear
CLK CLR

b. J-K
Preset

SET

FF

Q
Output

Data Input Detak Data Clear

J K

SET

FF

Q
Output

CLK
CLR

7. Gambarkan table kebenaran hy untuk masukan asinkron (PS) dan (DR) pada flip-flop berikut : a. D b. J-K Jawab : a. D PS Q Metode Operasi Q CLR Asynchronous set 0 1 1 0 Asynchronous 1 0 0 1 riset Prohibited 0 0 1 1 Set 1 1 1 0 Riset 1 1 0 1 b.J-K Metode Operasi Asynchronous set Asynchronous riset Prohibited Hod Reset Set Toggle 0 1 0 1 1 1 1

PS CLR 1 0 0 1 1 1 1

Q 1 0

0 1

1 1 Tak berubah 0 1 1 0 Posisi terbalik

8. Bila baik masukan sinkron maupun asinkron pada FF J-K diaktifkan, masukan yang mana akan mengontrol keluaran Jawab : Masukan Sinkron

9. Bila kita mengatakan flip-flop ada dalam kondisi set, kita maksudkan .. ada pada logis.. Jawab : Q di set 1 10.Bila kita mengatakan flip-flop ada dalam kondisi Riset atau clear, kita maksudkan keluaran .. ada pada logis .. Jawab : Q direset 0 11.Pada diagram waktu, atau bentuk gelombang, jarak horizontal ialah untuk Jawab : Waktu 12.Perhatikan pada Gambar 7-3. Perhatikan bahwa baris 4 dua kali menyebrang kebawah, yaitu untukkeluaran Q = 0 sekali dan Q = 1 sekali, masing-masing pada waktu masukan R dan S kedua-duanya 1. Mengapa ini terjadi demikian Jawab : Karena ini terjadi pada kondisi tetap yakni kondisi menganggur atau kondisi istirahat Q dan membuat Q dan dalam keadaan komplementer sebelumnya. 13.Perhatikan Gambar 7-6. Diagram bentuk gelombang ini untuk flip flop .. flip flop ini merupakan . Terpicu flip-flop ini merupakan . Jawab : R-S yang tak berdetak detak karakteristik memori. 14.Tuliskan dua jenis flip-flop terpicu sisi.. Jawab : Flip-flop R-S berdetak Flip-flop D 15.D dalam flip-flop singkatan untuk atau data. Jawab : Masukan data 16.Flip=flop D digunakan secara luas sebagai memori sementara yang disebut . Jawab : Memori penyangga 17.Bila flip-flop berada dalam posisi togel, bagaimanakah bentuk keluaran terhadap pulsa clock yang berulang . Jawab : Bentuk menjadi keadaan berlawanan (mati-hidup) 18.Terangkan bagaimana flip-flop majikan/budaknya J-K terpicu.

Jawab : Flip-flop majikan / budak J-K dipicu dengan menggunakan keseluruhan pulsa (sisi positif maupun negative) dari gambar 7-20 disamping, pulsa 1 menunjukan empat posisi (a-d) pada bentuk gelombang. a : Sisi depan mengisolasi masukan dari keluaran b : Sisi depan masukan informasi dari masukan JKK c : Sisi masukan tidak mmasukan J dan K d : Sisi belakang memindahkan informasi dari input ke output 19.Tentukan akronim yang digunakan pada flip-flop ini : a. CLK e. PS b. CLR f. R c. D g. S d. FF Jawab : a. CLK (Clock) = detak e. PS (Preset) b. CLR (Clear) f. R (reset) c. D = Data g. S (set) d. FF (flip-flop) 20.Terangkan bagaimana flip-flop majikan/budaknya J-K masih dalam mentogel meskipun masukan J dan K ada dalm kondisi tidak terbuka. Jawab : Dari gambar 7-20 dibawah ini, ditunjukan bahwa pada awal pulsa, keluaran tidak dibuka, untuk waktu yang sangat singkat masukan J dan K dipindahkan keposisi togel (Lihat titik c) dan kemudian menjadi tidak terbuka, Flip-flop majikan / budak J-K mengingat masukan J dan K dalam posisi togel, dan FF tersebut mentogel pada titik F pada diagram bentuk gelombang.
b Detak a 1 c d 2 f 1 0

Masukan
Posisi togel J+K e Posisi dibuka 1 0 1 Q 0

Keluaran Budak J-K

FF maikan/

21.Berikan nama gambaran untuk IC TTL berikut : a. 7474 b. 7475 c. 7476 Jawab : a. 7474 : flip-flop D b. 7475 : IC kancing

c. 7476 : flip-flop J-K 22.IC 7474 merupakan unit terpicu sisi Jawab : Positif Negatif 23.Tulis mode operasi dari IC 7474.. Jawab : Asynchronous Set (Preset) Asynchronous rest (Clear) Prohibited (Larangan) Set Reset 24.Tulis mode operasi dari flip-flop J-K 7476 untuk masing-masing pulsa masukan yang diperlihatkan pada gambar 7-23 .. Jawab : Pulsa a ; Asinkron reset Pulsa e ; Asinkron set Pulsa b ; Set Pulsa f ; Toggle Pulsa c ; Hod Pulsa g ; Toggle Pulsa d ; Toggle 25.Tulis keluaran biner pada keluaran normal (Q) dari flip-flop J-K untuk masing masing pulsa yang diperlihatkan pada Gambar 7-23 .. Jawab : Pulsa a ; 0 Pulsa e ; 1 Pulsa b ; 1 Pulsa f ; 0 Pulsa c ; 1 Pulsa g ; Pulsa d ; 0 26.Tulis mode operasi kancing empat bit 7475 untuk masing-masing periode waktu(t1 sampai t7) yang diperlihatkan pada Gambar 7-24 Jawab :

27.Tulis keluaran biner (empat bit) pada indicator keluaran dari kancing empat bit 7475 untuk masing-masing periode waktu(t1 sampai t7) yang diperlihatkan pada Gambar 7-24 Jawab :

28.Perhatikan Gambar 7-25. Bagaimana lambamg keluaran rangkaian logika yang disebelah kanan akan berbentuk gelombang Jawab : Persegi

29.Pengubah pada gambar 7-25 biasanya digunakan untuk sinyal yang bagaimana didalam rangkaian .. Jawab : Digunakan untuk bentuk gelombang yang mempunyai waktu naik turun yang sangat lamban sehingga operasinya tidak dapat diandalkan apabila dialirkan langsung kepenghitung, gerbang, atau rangkaian lainnya. 30.Simbol rangkaian logika pada GAmbar 7-25 adalah untuk . (dua kata) inverter IC. Jawab : Pemicu Schmitt

You might also like